cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于FPGA的160路數(shù)據(jù)采集系統(tǒng)設(shè)計
- 目前,數(shù)據(jù)采集系統(tǒng)對采樣率、分辨率和抗干擾能力的要求越來越高。尤其是在典型的多路采集+多路開關(guān)+單路A/D轉(zhuǎn)換器的數(shù)據(jù)采集中,采集速度受到限制。為此,介紹了一種基于現(xiàn)場可編程門陣列(FPGA)的高速多路數(shù)據(jù)采集系統(tǒng)設(shè)計和實現(xiàn)。采用模擬開關(guān)級聯(lián)的方法,有效地達(dá)到了160路采集速度。采用該方法設(shè)計的采集卡能有效完成多路同步高速數(shù)據(jù)采集任務(wù),且成功地用于某裝置的輸出信號檢測。
- 關(guān)鍵字: FPGA 160 數(shù)據(jù)采集 系統(tǒng)設(shè)計
安全通信系統(tǒng)的FPGA實現(xiàn)
- 摘要:本文針對網(wǎng)絡(luò)通信過程中存在信息泄露、信息篡改、非法用戶入侵等安全威脅而設(shè)計的一套基于FPGA平臺的的網(wǎng)絡(luò)通信安全傳輸系統(tǒng)。 關(guān)鍵詞:網(wǎng)絡(luò)通信;FPGA;加密. 緒論 信息安全的解決方案目前主要集中于采取單一的措施來保證信息的安全性,針對各種攻擊手段,防范措施主要集中于信息加密技術(shù)、安全交換機(jī)技術(shù)、防火墻技術(shù)、認(rèn)證技術(shù),入侵檢測技術(shù)等,這些技術(shù)從不同的方面對安全性提供了較好的保障,但各有缺點和不足,這將成為網(wǎng)絡(luò)防護(hù)的軟肋,因此,本文也嘗試性地提出了一種集數(shù)據(jù)加密技術(shù)和訪問控制策略于一體的信息
- 關(guān)鍵字: 網(wǎng)絡(luò)通信 FPGA 200812
數(shù)字下變頻的FPGA實現(xiàn)
- 摘要:本文介紹了數(shù)字下變頻的組成結(jié)構(gòu),并通過一個具體的實例,給出了FPGA實現(xiàn)的具體過程。 關(guān)鍵詞:FPGA;數(shù)字下變頻;VHDL 引言 數(shù)字化中頻(DIF)頻譜分析儀在高中頻實現(xiàn)數(shù)字化處理,具有分析帶寬大、RBW小、測量時長短,可對復(fù)雜信號實施時—頻分析的功能,因而得到越來越廣泛的應(yīng)用。但由于現(xiàn)有的數(shù)字信號處理器(DSP)處理速度有限,往往難以對高速率A/D采樣得到的數(shù)字信號直接進(jìn)行實時處理。為了解決這一矛盾,需要采用數(shù)字下變頻(DDC)技術(shù),將采樣得到的高速率信號變成低速率基帶信
- 關(guān)鍵字: FPGA 200812
直擴(kuò)導(dǎo)航系統(tǒng)中數(shù)字科思塔斯環(huán)的FPGA設(shè)計與實現(xiàn)
- 引言 擴(kuò)頻接收機(jī)載波的同步包括捕獲和跟蹤兩個過程,載波捕獲即多普勒頻移的粗略估計通常包含在偽碼同步過程中,而精確的載波相位及多普勒頻移則通過FLL(鎖頻環(huán))和PLL(鎖相環(huán))跟蹤來實現(xiàn)。鎖頻環(huán)直接跟蹤載波頻率,而鎖相環(huán)則直接對載波相位進(jìn)行跟蹤。鎖相環(huán)具有較高的跟蹤精度,但對通信鏈路干擾的容忍能力差,特別是受載體動態(tài)引入的多普勒頻移影響較大;而鎖頻環(huán)具有較好的動態(tài)性能,但跟蹤精度較低。載波跟蹤環(huán)的跟蹤精度決定了最后定位測量的精度。常規(guī)接收機(jī)中載波跟蹤是在數(shù)字延遲鎖定環(huán)對偽碼相關(guān)解擴(kuò)的基礎(chǔ)上,通過科斯塔
- 關(guān)鍵字: FPGA 導(dǎo)航
換體DMA高速數(shù)據(jù)采集電路的CPLD實現(xiàn)
- 介紹了換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實現(xiàn)。用CPLD設(shè)計雙端口RAM緩存、控制譯碼、時序邏輯電路,很好地解決了電路元件所占體積大、電路復(fù)雜、不能實現(xiàn)在線升級等問題,大大提高了系統(tǒng)的整體性能。
- 關(guān)鍵字: CPLD DMA 高速數(shù)據(jù) 采集電路
LIBERO IDE 8.5軟件工具系列增添對ACTEL全新NANO FPGA產(chǎn)品的支持
- Actel公司宣布推出 Libero® 集成設(shè)計環(huán)境 (IDE) 8.5版本,這套完整的軟件設(shè)計工具系列已進(jìn)一步擴(kuò)展,支持新近推出的nano版本IGLOO® 和ProASIC3®現(xiàn)場可編程門陣列 (FPGA)。Libero IDE 8.5版本還提供對嵌入式數(shù)學(xué)構(gòu)件(mathblock) 的例示和配置支持,可用于Actel全新的耐輻射RTAX-DSP系列產(chǎn)品。 Actel公司的nano FPGA為設(shè)計人員提供了高效的方法,以開發(fā)基于業(yè)界最低功耗、最小占位面積FPGA的便攜式
- 關(guān)鍵字: Actel 集成設(shè)計環(huán) nano FPGA
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473