首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> cpld/fpga

高速PCI信號(hào)采集卡設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之:PCI卡的驅(qū)動(dòng)程序設(shè)計(jì)

  • 設(shè)計(jì)完成的信號(hào)采集設(shè)備在插入計(jì)算機(jī)后,在對(duì)其進(jìn)行控制之前,需要編寫基于操作系統(tǒng)平臺(tái)上的驅(qū)動(dòng)程序。設(shè)備驅(qū)動(dòng)程序是一個(gè)包含了許多操作系統(tǒng)可調(diào)用例程的容器,這些例程可以使硬件設(shè)備執(zhí)行相應(yīng)的動(dòng)作,它是硬件與上層軟件之間溝通的橋梁。
  • 關(guān)鍵字: 高速PCI信號(hào)采集卡  驅(qū)動(dòng)程序  WDM驅(qū)動(dòng)程序  過濾驅(qū)動(dòng)程序  FPGA  

高速PCI信號(hào)采集卡設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之:系統(tǒng)工作原理分析

  • 如前所述,一個(gè)完整的信號(hào)采集系統(tǒng),除了具備信號(hào)輸入單元、信號(hào)處理單元和信號(hào)輸出單元外,還需要緩沖區(qū)、時(shí)鐘以及電源等相關(guān)系統(tǒng)。如圖13.2所示是本案例信號(hào)采集系統(tǒng)的結(jié)構(gòu)框圖。
  • 關(guān)鍵字: 高速PCI信號(hào)采集卡  數(shù)據(jù)總線  控制總線  地址總線  FPGA  

利用FPGA實(shí)現(xiàn)外設(shè)通信接口之:利用FPGA實(shí)現(xiàn)RS-232C串行接口

  • RS-232C標(biāo)準(zhǔn)最初是為遠(yuǎn)程通信連接數(shù)據(jù)終端設(shè)備DTE(Data Terminal Equipment)與數(shù)據(jù)通信設(shè)備DCE(Data Communication Equipment)而制定的。因此這個(gè)標(biāo)準(zhǔn)的制定,并未考慮計(jì)算機(jī)系統(tǒng)的應(yīng)用要求。
  • 關(guān)鍵字: RS-232C串行接口  UART  FPGA  

數(shù)字圖像倍焦系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之:FPGA在其他視頻和圖像處理系統(tǒng)中的應(yīng)用

如何用C語言描述AES256加密算法最高效?

  • 高級(jí)加密標(biāo)準(zhǔn) (AES) 已經(jīng)成為很多應(yīng)用(諸如嵌入式系統(tǒng)中的應(yīng)用等)中日漸流行的密碼規(guī)范。
  • 關(guān)鍵字: ASIC  AES  FPGA  嵌入式  

經(jīng)典款嵌入式智能小車的設(shè)計(jì)技巧,提供硬件選型

  • 傳統(tǒng)智能小車,特別是嵌入式系統(tǒng),一般都是基于單片機(jī)或者ARM的嵌入式系統(tǒng),基本上都由軟件系統(tǒng)和硬件系統(tǒng)組成的,硬件系統(tǒng)方面,跟傳統(tǒng)的搭建硬件環(huán)境一樣,只能做相對(duì)裁剪和功能拓展,但是,本項(xiàng)目的課題是通過xilinx的FPGA開發(fā)板搭建嵌入式的硬件環(huán)境,從最小系統(tǒng)到IP核的添加,都是根據(jù)需要進(jìn)行拓展的,實(shí)現(xiàn)一對(duì)一的拓展,不浪費(fèi)資源,而且基于F
  • 關(guān)鍵字: 智能小車  Spartan-6  FPGA  電源穩(wěn)壓芯片  全橋驅(qū)動(dòng)  

嵌入式安全保密模塊的設(shè)計(jì)及在軟件版權(quán)保護(hù)中的應(yīng)用

  • 本項(xiàng)目設(shè)計(jì)方案是基于FPGA的嵌入式安全保密模塊ESMF (Embedded Security Module based on FPGA),并通過高密計(jì)算返回安全認(rèn)證碼,通過安全認(rèn)證碼與密匙校驗(yàn),為用戶解決高密數(shù)據(jù)存儲(chǔ)、身份認(rèn)證等很多安全問題,這將為軟件版權(quán)的保護(hù)提供有效的途徑。
  • 關(guān)鍵字: 嵌入式安全保密模塊  軟件版權(quán)保護(hù)  FPGA  ESMF  

經(jīng)典方案分享,光伏并網(wǎng)發(fā)電裝置的系統(tǒng)實(shí)現(xiàn)

  • 系統(tǒng)以FPGA為控制核心,由MOSFET管全橋逆變電路以及其IR2110對(duì)其驅(qū)動(dòng)、SPWM(正弦脈寬調(diào)制)波的生成、電壓電流的檢測(cè)、相位頻率跟蹤等模塊組成。其中SPWM波由在FPGA內(nèi)部由軟件產(chǎn)生的三角波的正弦波經(jīng)數(shù)字比較器比較產(chǎn)生。通過改變正弦波的幅值來調(diào)節(jié)調(diào)制比,調(diào)節(jié)SPWM波的占空比,從而調(diào)節(jié)電壓來達(dá)到功率最大。采用MPPT算法對(duì)系
  • 關(guān)鍵字: 光伏并網(wǎng)發(fā)電  單相全橋逆變電路  FPGA  IR2110  最大功率跟蹤  

最經(jīng)典的功率因數(shù)控制器設(shè)計(jì)方案,完整硬件框圖

  • 項(xiàng)目主要的控制算法部分用硬件描述語言實(shí)現(xiàn),并做成控制模塊添加到FPGA系統(tǒng)中。在軟件設(shè)計(jì)部分,采用μC/OS-II進(jìn)行多任務(wù)調(diào)度來實(shí)現(xiàn)PC機(jī)的人機(jī)界面控制、本地調(diào)試和遠(yuǎn)程控制接口的通訊等。
  • 關(guān)鍵字: 功率因數(shù)控制器  PWM  FPGA  功率因數(shù)  

7種LED點(diǎn)陣顯示屏及其控制系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

  • LED點(diǎn)陣顯示屏是集微電子技術(shù)、計(jì)算機(jī)技術(shù)、信息處理技術(shù)于一體的大型顯示屏系統(tǒng)。它以其色彩鮮艷,動(dòng)態(tài)范圍廣,亮度高,壽命長(zhǎng),工作穩(wěn)定可靠等優(yōu)點(diǎn)而成為眾多顯示媒體以及戶外作業(yè)顯示的理想選擇。目前,已經(jīng)被廣泛應(yīng)用到軍事、車站、賓館、體育、新聞、金融、證券、廣告以及交通運(yùn)輸?shù)仍S多行業(yè)。
  • 關(guān)鍵字: LED點(diǎn)陣  控制系統(tǒng)  發(fā)光管  FPGA  CPLD  

基于FPGA的組合導(dǎo)航系統(tǒng)

  • 本項(xiàng)目主要研究基于MicoBlaze導(dǎo)航處理器的組合導(dǎo)航的作用原理及其實(shí)現(xiàn)。目前已經(jīng)完成大部分軟件程序的編制,現(xiàn)已完成外圍電路模塊的研制工作。
  • 關(guān)鍵字: 導(dǎo)航  FPGA  

基于FPGA的嵌入式多核物聯(lián)網(wǎng)數(shù)據(jù)中心控制器設(shè)計(jì)

  • 我們采用數(shù)據(jù)融合與智能技術(shù),對(duì)數(shù)據(jù)進(jìn)行預(yù)處理,加以控制地進(jìn)行數(shù)據(jù)的遠(yuǎn)程傳輸,采用高性能多核處理器,進(jìn)行批量數(shù)據(jù)的分析和網(wǎng)絡(luò)狀況的終端顯示。
  • 關(guān)鍵字: FIFO  FPGA  

基于FPGA的高速采樣顯示電路的實(shí)現(xiàn)

  • 通過對(duì)被測(cè)信號(hào)的實(shí)時(shí)采樣,利用等效采樣原理,可以將采樣率為1MHz等效為200MHz,提高了被測(cè)信號(hào)的最高頻率,具有成本低,性能可靠,便易升級(jí)的特點(diǎn)。
  • 關(guān)鍵字: 采樣  FPGA  

基于FPGA的通用網(wǎng)絡(luò)數(shù)據(jù)采集控制器方案

  • 開發(fā)一款通用性強(qiáng)的網(wǎng)絡(luò)數(shù)據(jù)采集控制器,適合PC(windows與Unix、Linux系統(tǒng))與片上系統(tǒng)之間的通信(片上運(yùn)行軟核或硬核嵌入式系統(tǒng)) ,提取的資源是本地控制器參數(shù)(如PID參數(shù)、射頻信號(hào)幅度相位信息和誤差因子等)。
  • 關(guān)鍵字: MicroBlaze  采集控制器  FPGA  

基于FPGA的信息安全系統(tǒng)設(shè)計(jì)

  • 本模塊采用xilinx公司的Spartan 3E系列XC3S500E型FPGA作為核心控制芯片,對(duì)采集到底模擬信號(hào)進(jìn)行數(shù)字轉(zhuǎn)換后通過3DES算法進(jìn)行加密、然后通過網(wǎng)絡(luò)傳輸,再經(jīng)過解密算法解密出明文數(shù)據(jù)。
  • 關(guān)鍵字: 信息安全系統(tǒng)  RAM  IP核  FPGA  乒乓操作  
共6991條 93/467 |‹ « 91 92 93 94 95 96 97 98 99 100 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473