EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
解決硬盤驅(qū)動(dòng)器能耗難題
- 今天,大多數(shù)開發(fā)便攜式媒體播放器、PDA、智能電話和基于IP協(xié)議的語(yǔ)音電話等高檔電池供電消費(fèi)類產(chǎn)品的設(shè)計(jì)人員都在使用某種或其他類型的FPGA(現(xiàn)場(chǎng)可編程門陣列)。比較先進(jìn)的FPGA器件還集成了一個(gè)與外部邏輯連接在一起的嵌入式RAM,因此可以用來(lái)增加更先進(jìn)的功能。這種FPGA的一種典型應(yīng)用包括充當(dāng)系統(tǒng)處理器及其HDD(硬盤驅(qū)動(dòng)器)之間的橋接器件,利用RAM作為一個(gè)FIFO(先進(jìn)先出存儲(chǔ)器)將處理器存儲(chǔ)器與硬盤驅(qū)動(dòng)器加以區(qū)分,進(jìn)而有利于更快的數(shù)據(jù)傳輸。這種方法有一種顯著的節(jié)能優(yōu)勢(shì):當(dāng)硬盤驅(qū)動(dòng)器運(yùn)行時(shí),它需要汲
- 關(guān)鍵字: 0610_A FPGA PolarPro 消費(fèi)電子 硬盤驅(qū)動(dòng) 雜志_技術(shù)長(zhǎng)廊 存儲(chǔ)器 消費(fèi)電子
TMS320F28x上RTOS移植關(guān)鍵技術(shù)研究
- TMS320F28x(簡(jiǎn)稱“F28x”)數(shù)字信號(hào)處理器是TI公司推出的32位定點(diǎn)DSP控制器,其頻率高達(dá)150 MHz,大大提高了控制系統(tǒng)的精度和芯片的處理能力。在F28x系列DSP上移植實(shí)時(shí)操作系統(tǒng),需要對(duì)編譯器、系統(tǒng)啟動(dòng)過(guò)程、中斷處理過(guò)程以及整體代碼執(zhí)行流程有一個(gè)全面的深入理解。對(duì)系統(tǒng)的整個(gè)運(yùn)行過(guò)程有清晰的概念是移植實(shí)時(shí)操作系統(tǒng)的前提條件。本文將對(duì)從DSP上電復(fù)位到其系統(tǒng)功能實(shí)現(xiàn)的整個(gè)運(yùn)行過(guò)程進(jìn)行深入介紹,并在此基礎(chǔ)上進(jìn)一步分析在F28x系列DSP上移植實(shí)時(shí)操作系統(tǒng)一般原理,詳細(xì)說(shuō)明μC/OSⅡ的移植
- 關(guān)鍵字: DSP TMS320F28x 單片機(jī) 嵌入式系統(tǒng) 實(shí)時(shí)操作系統(tǒng)
東芝與聯(lián)華制造的Xilinx 65納米Virtex-5 FPGA元件
- 兩款由日本東芝與臺(tái)灣聯(lián)華電子制造的Xilinx 65納米Virtex-5 FPGA元件 由Chipworks 率先披露元件的內(nèi)部結(jié)構(gòu) 分析報(bào)告現(xiàn)已接受客戶訂購(gòu) Chipworks 公司宣布,已分析Xilinx公司采用65納米制程的XC5VLX50Virtex-5 FPGA兩個(gè)元件樣本。其中一款元件由數(shù)位消費(fèi)市場(chǎng)65納米技術(shù)的領(lǐng)導(dǎo)廠商日本東芝公司制造;而另一款元件則由另一業(yè)界先鋒臺(tái)灣聯(lián)華電子制造,亦是Xilinx過(guò)去10多年來(lái)的主要晶圓代工伙伴。Chipwo
- 關(guān)鍵字: 65納米 FPGA Virtex-5 Xilinx 單片機(jī) 東芝 聯(lián)華 嵌入式系統(tǒng)
利用FPGA解決TMS320C54x與SDRAM的接口問(wèn)題
- 在DSP應(yīng)用系統(tǒng)中,需要大量外擴(kuò)存儲(chǔ)器的情況經(jīng)常遇到。例如,在數(shù)碼相機(jī)和攝像機(jī)中,為了將現(xiàn)場(chǎng)拍攝的諸多圖片或圖像暫存下來(lái),需要將DSP處理后的數(shù)據(jù)轉(zhuǎn)移到外存中以備后用。從目前的存儲(chǔ)器市場(chǎng)看,SDRAM由于其性能價(jià)格比的優(yōu)勢(shì),而被DSP開發(fā)者所青睞。DSP與SDRAM直接接口是不可能的。 FPGA(現(xiàn)場(chǎng)可編程門陣列)由于其具有使用靈活、執(zhí)行速度快、開發(fā)工具豐富的特點(diǎn)而越來(lái)越多地出現(xiàn)在現(xiàn)場(chǎng)電路設(shè)計(jì)中。本文用FPGA作為接口芯片,提供控制信號(hào)和定時(shí)信號(hào),來(lái)實(shí)現(xiàn)DSP到SDRAM的數(shù)據(jù)存取。 1 SDRA
- 關(guān)鍵字: DSP FPGA SDRAM 單片機(jī) 嵌入式系統(tǒng) 存儲(chǔ)器
基于DSP和FPGA的高精度數(shù)據(jù)采集卡設(shè)計(jì)
- 引言 當(dāng)前,許多領(lǐng)域越來(lái)越多地要求具有高精度A/D轉(zhuǎn)換和實(shí)時(shí)處理功能。同時(shí),市場(chǎng)對(duì)支持更復(fù)雜的顯示和通信接口的要求也在提高,如環(huán)境監(jiān)測(cè)、電表、醫(yī)療設(shè)備、便攜式數(shù)據(jù)采集以及工業(yè)傳感器和工業(yè)控制等。傳統(tǒng)設(shè)計(jì)方法是應(yīng)用MCU或DSP通過(guò)軟件控制數(shù)據(jù)采集的A/D轉(zhuǎn)換,這樣必將頻繁中斷系統(tǒng)的運(yùn)行,從而減弱系統(tǒng)的數(shù)據(jù)運(yùn)算能力,數(shù)據(jù)采集的速度也將受到限制。本文采用DSP+FPGA的方案,由硬件控制A/D轉(zhuǎn)換和數(shù)據(jù)存儲(chǔ),最大限度地提高系統(tǒng)的信號(hào)采集和處理能力。 系統(tǒng)結(jié)構(gòu) 整個(gè)采集卡包括信號(hào)調(diào)理、數(shù)據(jù)采集、數(shù)據(jù)
- 關(guān)鍵字: ADC DSP FPGA 單片機(jī) 嵌入式系統(tǒng) 數(shù)據(jù)采集
2006年11月8日,Xilinx和Altera發(fā)布65nm工藝的FPGA
- Xilinx在5月16日發(fā)布了Virtex-5系列FPGA,可以提供330 000個(gè)邏輯單元和1200個(gè)用戶I/O,邏輯性能比上一代Virtex-4平均提高30%。 Altera公司在11月8日正式發(fā)布65nm工藝的Stratix III系列FPGA。與Stratix II相比,Stratix III的功耗降低了50%,性能提高了25%,密度是其兩倍。在解決低功耗問(wèn)題上,Stratix III FPGA采用了可編程功耗技術(shù)和可選內(nèi)核電壓技術(shù)。但目前只有Xilinx可以提供樣片,Altera將在2
- 關(guān)鍵字: Xilinx FPGA Virtex
Silicon Logic Engineering 新增高端FPGA 設(shè)計(jì)服務(wù)
- SLE的服務(wù),可協(xié)助客戶降低前期費(fèi)用,縮短設(shè)計(jì)和開發(fā)時(shí)間 致力于 “一次成功” 多元ASIC及ASIC系統(tǒng)設(shè)計(jì)的高端ASIC設(shè)計(jì)公司 Silicon Logic Engineering Inc. (SLE),在其提供的服務(wù)中新增高端FPGA設(shè)計(jì)服務(wù)。Silicon Logic Engineering是系統(tǒng)互連領(lǐng)域的領(lǐng)導(dǎo)廠商Tundra半導(dǎo)體公司(TSX代碼:TUN)旗下的設(shè)計(jì)服務(wù)分公司。 技術(shù)產(chǎn)品公司可運(yùn)
- 關(guān)鍵字: Engineering FPGA Logic Silicon 單片機(jī) 高端FPGA 嵌入式系統(tǒng) 設(shè)計(jì)服務(wù) 消費(fèi)電子 消費(fèi)電子
基于CORDIC算法的32位浮點(diǎn)三角超越函數(shù)之正余弦函數(shù)的FPGA實(shí)現(xiàn)
- 摘要: 本文在傳統(tǒng)CORDIC算法的基礎(chǔ)之上,通過(guò)增加迭代次數(shù),對(duì)參數(shù)進(jìn)行了優(yōu)化篩選,提高了運(yùn)算精度,使設(shè)計(jì)出的軟核能夠在精度要求較高的場(chǎng)合中運(yùn)行,如實(shí)時(shí)語(yǔ)音、圖像信號(hào)處理、濾波技術(shù)等。輸出數(shù)據(jù)經(jīng)過(guò)IEEE-754標(biāo)準(zhǔn)化處理,能夠直接兼容大多數(shù)處理器,擴(kuò)展了其應(yīng)用范圍。最終在Altera公司NiosⅡ處理器中通過(guò)增加自定義指令的方式完成了硬件實(shí)現(xiàn)。關(guān)鍵詞: CORDIC;自定義指令;IEEE-754標(biāo)準(zhǔn)化處理 引言浮點(diǎn)超越函數(shù)的應(yīng)用領(lǐng)域十分廣泛,涉及航空航天、機(jī)器人技術(shù)、實(shí)時(shí)語(yǔ)音、圖
- 關(guān)鍵字: 0610_A CORDIC FPGA IEEE-754標(biāo)準(zhǔn)化處理 消費(fèi)電子 雜志_技術(shù)長(zhǎng)廊 自定義指令 消費(fèi)電子
65nm半導(dǎo)體工藝發(fā)展策略
- 摘要: 本文研究Altera在65nm工藝上的工程策略,介紹公司如何為客戶降低生產(chǎn)和計(jì)劃風(fēng)險(xiǎn),并同時(shí)從根本上提高密度、性能,及降低成本和功耗。關(guān)鍵詞: 65nm;FPGA;功耗 引言Altera在65nm半導(dǎo)體制造工藝上的發(fā)展策略是充分利用先進(jìn)的技術(shù)和方法,以最低的成本為客戶提供性能最好的器件,同時(shí)降低客戶風(fēng)險(xiǎn),保證產(chǎn)品盡快面市。Altera在130nm和90nm器件上的市場(chǎng)份額表明,有效控制高端半導(dǎo)體技術(shù)中存在的風(fēng)險(xiǎn),能夠提高FPGA體系結(jié)構(gòu)在市場(chǎng)上的受歡迎程度。因此,早自2003
- 關(guān)鍵字: 0610_A 65nm FPGA 單片機(jī) 功耗 嵌入式系統(tǒng) 雜志_技術(shù)長(zhǎng)廊
基于FPGA的線陣CCD數(shù)據(jù)采集系統(tǒng)
- 本文介紹了一種基于FPGA的線陣CCD數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)方法。
- 關(guān)鍵字: FPGA CCD 線陣 數(shù)據(jù)采集系統(tǒng)
DSP片外高速海置SDRAM存儲(chǔ)系統(tǒng)設(shè)計(jì)
- 在數(shù)字圖像處理、航空航天等高速信號(hào)處理應(yīng)用場(chǎng)合,需要有高速大容量存儲(chǔ)空間的強(qiáng)力支持,來(lái)滿足系統(tǒng)對(duì)海量數(shù)據(jù)吞吐的要求。通過(guò)使用大容量同步動(dòng)態(tài)RAM(SDRAM)來(lái)擴(kuò)展嵌入式DSP系統(tǒng)存儲(chǔ)空間的方法,選用ISSI公司的IS42S16400高速SDRAM芯片,詳細(xì)論述在基于TMS320C6201(簡(jiǎn)稱C6201)的數(shù)字信號(hào)處理系統(tǒng)中此設(shè)計(jì)方法的具體實(shí)現(xiàn)。 1 IS42S16400芯片簡(jiǎn)介IS42S16400是ISSl公司推出的一種單片存儲(chǔ)容量高達(dá)64 Mb(即8 MB)的16位字寬高速SDRAM芯片。
- 關(guān)鍵字: DSP SDRAM 單片機(jī) 嵌入式系統(tǒng) 存儲(chǔ)器
數(shù)字電源:看還是做?
- 近一、兩年來(lái),業(yè)界刮起了數(shù)字電源風(fēng)。推出了數(shù)字電源半導(dǎo)體解決方案的廠商盛贊數(shù)字電源的種種優(yōu)勢(shì),而不具備數(shù)字技術(shù)的純模擬半導(dǎo)體廠商對(duì)此冷淡,認(rèn)為電源行業(yè)模擬的主導(dǎo)地位是不可替代的。到底孰是孰非?一時(shí)令人捉摸不定。 筆者認(rèn)為,首先要搞清市面上有哪幾類數(shù)字電源。 開關(guān)電源的“數(shù)字電源” 通常認(rèn)為是開關(guān)電源類的數(shù)字電源。這方面,實(shí)際上很多公司早就有數(shù)字電源的解決方案了,例如TI、Microchip十幾年前就在電源設(shè)計(jì)中加入了DSP或MCU。但是今天在電源中所占的比重加大了,例如處理器真正參與到電壓或電流回路的實(shí)時(shí)
- 關(guān)鍵字: DSP MCU 電源技術(shù) 開關(guān)電源 數(shù)字電源 模擬IC 電源
新型語(yǔ)音壓縮芯片CT8022的使用方法
- CT8022是DSPG公司開發(fā)的可實(shí)現(xiàn)多種壓縮算法的專用DSP芯片。它可接受外部串行A/D提供的64/128kbits/s的8bit A/μ數(shù)據(jù)或16bit線性數(shù)據(jù),并實(shí)現(xiàn)全/半雙工壓縮和解壓,以將其壓縮為由主機(jī)通過(guò)命令字決定的格式。可壓縮為8.5/6.3/5.3/4.8/4.1kbits/s的數(shù)據(jù)。當(dāng)壓縮為6.3/5.3kbits/s時(shí),符合ITU-G.723.1標(biāo)準(zhǔn)。CT8022內(nèi)建有實(shí)時(shí)回音抵消和自動(dòng)增益控制電路。當(dāng)發(fā)送端與接收端抽樣時(shí)鐘不同步時(shí),系統(tǒng)可自動(dòng)添加或刪除幀。另外,CT8022還提供了D
- 關(guān)鍵字: CT8022 DSP 消費(fèi)電子 語(yǔ)音壓縮 消費(fèi)電子
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473