首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga-pwm

使用高速NOR閃存配置FPGA

  •   NOR閃存已作為FPGA(現(xiàn)場可編程門列陣)的配置器件被廣泛部署。其為FPGA帶來的低延遲和高數(shù)據(jù)吞吐量特性使得FPGA在工業(yè)、通信和汽車ADAS(高級(jí)駕駛輔助系統(tǒng))等應(yīng)用中得到廣泛采用。汽車場景中攝像頭系統(tǒng)的快速啟動(dòng)時(shí)間要求就是很好的一個(gè)例子——車輛啟動(dòng)后后視圖像在儀表板顯示屏上的顯示速度是最為突出的設(shè)計(jì)挑戰(zhàn)?! ∩想姾?,F(xiàn)PGA立即加載存儲(chǔ)于NOR器件中的配置比特流。傳輸完成后,F(xiàn)PGA轉(zhuǎn)換為活動(dòng)(已配置)狀態(tài)。FPGA包括許多配置接口選項(xiàng),通常包括并行NOR總線和串行外設(shè)接口(SPI)總線。支持
  • 關(guān)鍵字: FPGA  NOR  

基于ARM Cortex-M3的SoC系統(tǒng)設(shè)計(jì)

  • 本項(xiàng)目實(shí)現(xiàn)了一種基于CM3內(nèi)核的SoC,并且利用該SoC實(shí)現(xiàn)網(wǎng)絡(luò)數(shù)據(jù)獲取、溫度傳感器數(shù)據(jù)獲取及數(shù)據(jù)顯示等功能。在Keil上進(jìn)行軟件開發(fā),通過ST-LINK/V2調(diào)試器進(jìn)行調(diào)試,調(diào)試過程系統(tǒng)運(yùn)行正常。在Quartus-II上進(jìn)行Verilog HDL的硬件開發(fā)設(shè)計(jì),并進(jìn)行IP核的集成,最后將生成的二進(jìn)制文件下載到FPGA開發(fā)平臺(tái)。該系統(tǒng)使用AHB總線將CM3內(nèi)核與片內(nèi)存儲(chǔ)器和GPIO進(jìn)行連接,使用APB總線連接UART、定時(shí)器、看門狗等外設(shè)。
  • 關(guān)鍵字: FPGA  IP核  Cortex-M3  SoC  201902  

基于PGL22G的物聯(lián)網(wǎng)Sensor HUB設(shè)計(jì)

  • 基于紫光同創(chuàng)PGL22G型號(hào)FPGA芯片,進(jìn)行OpenMIPS軟核的移植,使之成為MCU,在軟核中通過Wishbone總線進(jìn)行互聯(lián)。隨后,基于OpenMIPS架構(gòu)進(jìn)行μC/OS系統(tǒng)的移植,在μC/OS系統(tǒng)下通過GPIO口進(jìn)行數(shù)據(jù)采集,并將采集到的存儲(chǔ)至EEPROM中,可通過電腦查詢EEPROM存儲(chǔ)的數(shù)據(jù)。通過相應(yīng)的通信模塊進(jìn)行傳感器數(shù)據(jù)的發(fā)送。發(fā)送的數(shù)據(jù)可以在相應(yīng)微信公眾號(hào)中實(shí)時(shí)查看。
  • 關(guān)鍵字: FPGA  OpenMIPS軟核  UC/OS II  移植  201902  

ASIC開發(fā)流程一覽,全是干貨

  •   最近收拾書架,翻出一張多年以前的ASIC項(xiàng)目開發(fā)流程圖,一起回顧一下。典型的瀑布式開發(fā)流程:    以算法設(shè)計(jì)為主導(dǎo)  算法C代碼手工轉(zhuǎn)換為RTL  RTL與算法C代碼生成的測試向量對(duì)比進(jìn)行驗(yàn)證  依賴FPGA做大量實(shí)時(shí)、現(xiàn)場測試  適合通信信號(hào)處理,音視頻處理產(chǎn)品  1. 算法預(yù)研  確定了產(chǎn)品方向之后,算法工程師開始進(jìn)行調(diào)研?! ∫獙W(xué)習(xí)研究行業(yè)內(nèi)最新的研究成果、論文,提出創(chuàng)造性的方法來獲得最好的性能。要使用真實(shí)的測試數(shù)據(jù)和仿真結(jié)果進(jìn)行評(píng)估。最終交付為算法描述的C語言源碼。  算法調(diào)研結(jié)束后需要進(jìn)行
  • 關(guān)鍵字: ASIC  FPGA   

設(shè)計(jì)一塊FPGA電路板時(shí)應(yīng)注意的點(diǎn)

  •   如果你在采用FPGA的電路板設(shè)計(jì)方面的經(jīng)驗(yàn)很有限或根本沒有,那么在新的項(xiàng)目中使用FPGA的前景就十分堪憂——特別是如果FPGA是一個(gè)有1000個(gè)引腳的大塊頭。繼續(xù)閱讀本文將有助于你的FPGA選型和設(shè)計(jì)過程,并且有助于你規(guī)避許多難題?! ∵x取一家供應(yīng)商  你面臨的第一個(gè)問題當(dāng)然是供應(yīng)商和器件的選擇。通常供應(yīng)商決策傾向于你以前接觸最多的那家——如果你是一位FPGA初學(xué)者當(dāng)然另當(dāng)別論了?;蛟S這個(gè)決策早已由設(shè)計(jì)內(nèi)部邏輯的工程師(也許就是你)依據(jù)熟悉的供應(yīng)商或第三方IP及其成本完成了?! 」?yīng)商的軟件工具也會(huì)影
  • 關(guān)鍵字: FPGA  電路板  

一文教會(huì)你快速選型FPGA芯片

  •   如果你在采用FPGA的電路板設(shè)計(jì)方面的經(jīng)驗(yàn)很有限或根本沒有,那么在新的項(xiàng)目中使用FPGA的前景就十分堪憂——特別是如果FPGA是一個(gè)有1000個(gè)引腳的大塊頭。繼續(xù)閱讀本文將有助于你的FPGA選型和設(shè)計(jì)過程,并且有助于你規(guī)避許多難題?! ∵x取一家供應(yīng)商  你面臨的第一個(gè)問題當(dāng)然是供應(yīng)商和器件的選擇。通常供應(yīng)商決策傾向于你以前接觸最多的那家——如果你是一位FPGA初學(xué)者當(dāng)然另當(dāng)別論了?;蛟S這個(gè)決策早已由設(shè)計(jì)內(nèi)部邏輯的工程師(也許就是你)依據(jù)熟悉的供應(yīng)商或第三方IP及其成本完成了?! 」?yīng)商的軟件工具也會(huì)影
  • 關(guān)鍵字: FPGA  

基于FPGA的橢圓曲線加密設(shè)計(jì)

  •   摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強(qiáng)度的一種公鑰體制。在FPGA實(shí)現(xiàn)橢圓曲線加密系統(tǒng)時(shí),基于GF(2)的多項(xiàng)式有限域中的乘法、求逆運(yùn)算是其中的兩大難點(diǎn)。本文提供了一種橢圓曲線加密的FPGA實(shí)現(xiàn)的結(jié)構(gòu),著重討論了基于GF(2)的多項(xiàng)式有限域中的乘法、求逆運(yùn)算的實(shí)現(xiàn),并與軟件實(shí)現(xiàn)的性能進(jìn)行了比較?! 〖用艿陌踩浴 臄?shù)論的角度來說,任何公鑰密碼系統(tǒng)都建立在一個(gè)NP(無法處理的問題)的基礎(chǔ)上,即對(duì)于特定的問題,沒有辦法找到一個(gè)多項(xiàng)式時(shí)間算法求解該問題。一般求解此類
  • 關(guān)鍵字: FPGA  ASIC  

Xilinx與采埃孚宣布就 AI 創(chuàng)新與無人駕駛開展戰(zhàn)略合作

  •   自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))與汽車動(dòng)力傳動(dòng)系統(tǒng)與底盤技術(shù)以及主動(dòng)與被動(dòng)安全技術(shù)領(lǐng)域的全球領(lǐng)導(dǎo)者及一級(jí)汽車供應(yīng)商采埃孚股份公司 (ZF) 今天聯(lián)合宣布開展一項(xiàng)全新戰(zhàn)略合作,賽靈思將通過為 ZF 高度先進(jìn)的人工智能 (AI) 汽車控制單元 ZF ProAI 提供支持,加速促成無人駕駛應(yīng)用落地?! F 正在使用賽靈思 Zynq? UltraScale+?MPSoC 平臺(tái)處理實(shí)時(shí)數(shù)據(jù)匯總、預(yù)處理和分配,同時(shí)也為其 AI 全新電
  • 關(guān)鍵字: Xilinx  FPGA  

Microsemi PolarFire FPGA在貿(mào)澤電子開售

  •   專注于引入新品的全球電子元器件授權(quán)分銷商貿(mào)澤電子 (Mouser Electronics) 即日起備貨 Microsemi的PolarFire?現(xiàn)場可編程門陣列 (FPGA)。此款基于閃存的中密度PolarFire FPGA提供300K的邏輯元件,相比基于SRAM 的FPGA來說,耗電量最高可降低50%。該器件提供出眾的安全性、單粒子翻轉(zhuǎn) (SEU) 免疫結(jié)構(gòu)和串行器/解串器 (SerDes) 性能,適用于通信、國防、航空、工業(yè)自動(dòng)化和物聯(lián)網(wǎng) (IoT) 等市場的各種應(yīng)用。  貿(mào)澤電子供應(yīng)
  • 關(guān)鍵字: Microsemi  FPGA  

深度學(xué)習(xí)首選GPU還是FPGA?

  •   人工智能  人工智能(Artificial Intelligence),英文縮寫為AI。它是研究、開發(fā)用于模擬、延伸和擴(kuò)展人的智能的理論、方法、技術(shù)及應(yīng)用系統(tǒng)的一門新的技術(shù)科學(xué)?! ∪斯ぶ悄苁怯?jì)算機(jī)科學(xué)的一個(gè)分支,它企圖了解智能的實(shí)質(zhì),并生產(chǎn)出一種新的能以人類智能相似的方式做出反應(yīng)的智能機(jī)器,該領(lǐng)域的研究包括機(jī)器人、語言識(shí)別、圖像識(shí)別、自然語言處理和專家系統(tǒng)等。人工智能從誕生以來,理論和技術(shù)日益成熟,應(yīng)用領(lǐng)域也不斷擴(kuò)大,可以設(shè)想,未來人工智能帶來的科技產(chǎn)品,將會(huì)是人類智慧的“容器”?! ∪斯ぶ悄芸?/li>
  • 關(guān)鍵字: GPU  FPGA  

英特爾培育FPGA生態(tài),加速智能產(chǎn)業(yè)創(chuàng)新 英特爾FPGA中國創(chuàng)新中心揭幕儀式暨2018 FPGA國際創(chuàng)新峰會(huì)在渝舉行

  • 2018年12月19日,“英特爾FPGA中國創(chuàng)新中心”(簡稱:創(chuàng)新中心)今天在重慶舉辦了盛大的揭幕儀式,英特爾主辦的2018 FPGA國際創(chuàng)新峰會(huì)(簡稱:創(chuàng)新峰會(huì))也同期舉行。英特爾與重慶市人民政府及產(chǎn)業(yè)合作伙伴將以全球領(lǐng)先的FPGA創(chuàng)新中心為基地,深度聚集產(chǎn)業(yè)資源,加速以FPGA為核心的全球化科技創(chuàng)新,推進(jìn)相關(guān)產(chǎn)業(yè)落地和培養(yǎng)創(chuàng)新人才,促進(jìn)中國FPGA創(chuàng)新生態(tài)健康蓬勃發(fā)展。
  • 關(guān)鍵字: FPGA  國際創(chuàng)新峰會(huì)  產(chǎn)業(yè)創(chuàng)新  

國內(nèi)存儲(chǔ)芯片迎來最好的發(fā)展時(shí)機(jī)

  • 存儲(chǔ)關(guān)乎安全,基于自主可控的需求才是政策強(qiáng)推的根本原因,而目前我國儲(chǔ)芯片空白,幾乎依賴進(jìn)口,信息安全形勢(shì)嚴(yán)峻,因此,我國必須強(qiáng)力推動(dòng)存儲(chǔ)芯片國產(chǎn)化的發(fā)展。
  • 關(guān)鍵字: ASIC  FPGA   

高云半導(dǎo)體設(shè)立歐洲辦事處,前Lattice歐洲銷售主管加入高云助力(EMEA)地區(qū)業(yè)務(wù)拓展

  •   2018年12月11日,中國廣州,國內(nèi)領(lǐng)先的現(xiàn)場可編程邏輯器件供應(yīng)商—廣東高云半導(dǎo)體科技股份有限公司(如下簡稱“高云半導(dǎo)體”)宣布成立歐洲辦事處,將其全球銷售業(yè)務(wù)擴(kuò)展到歐洲、中東及非洲(EMEA)地區(qū)。高云半導(dǎo)體歐洲辦事處總部設(shè)在英國,并任命Mike Furnival擔(dān)任高云半導(dǎo)體歐洲總經(jīng)理及銷售業(yè)務(wù)主管。此前Mike Furnival在XMOS有限公司擔(dān)任全球銷售VP,并曾擔(dān)任Lattice歐洲業(yè)務(wù)主管長達(dá)十余年?!  澳軌?qū)⒏咴瓢雽?dǎo)體全球銷售網(wǎng)絡(luò)擴(kuò)展到EMEA地區(qū)是公司重要的戰(zhàn)略布局,”高
  • 關(guān)鍵字: 高云半導(dǎo)體  FPGA  

華為的冬天已來,春天還會(huì)遠(yuǎn)嗎?

  • 希望今天美國給華為、中興、晉華這響亮的幾“鞭子”能抽醒國內(nèi)所有科技公司,基礎(chǔ)研究很重要,擁有自主知識(shí)產(chǎn)權(quán)才是硬道理,否則欠的“技術(shù)賬”早晚都要加倍還回去。
  • 關(guān)鍵字: 華為  FPGA  

Achronix宣布即日推出用于人工智能/機(jī)器學(xué)習(xí)和網(wǎng)絡(luò)硬件加速應(yīng)用的第四代Speedcore eFPGA IP

  • 2018年12月4日,基于現(xiàn)場可編程門陣列(FPGA)的硬件加速器器件和高性能嵌入式FPGA半導(dǎo)體知識(shí)產(chǎn)權(quán)(eFPGA IP)領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司今天宣布:即日起推出其第四代嵌入式FPGA產(chǎn)品Speedcore?Gen4 eFPGA IP,以支持客戶將FPGA功能集成到他們的SoC之中。
  • 關(guān)鍵字: Speedcore Gen4  人工智能  機(jī)器學(xué)習(xí)  FPGA  
共7218條 30/482 |‹ « 28 29 30 31 32 33 34 35 36 37 » ›|

fpga-pwm介紹

您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473