首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-to-asic

基于DDS的任意波形、信號發(fā)生器設計

  • 實驗任務任務:基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成波形信號發(fā)生器設計并觀察調(diào)試結(jié)果要求:通過底板上的旋轉(zhuǎn)編碼器控制串行DAC芯片DAC081S101基于DDS技術產(chǎn)生波形可選、頻率可調(diào)的常見波形信號。解析:FPGA驅(qū)動旋轉(zhuǎn)編碼器得到操作信息,通過邏輯控制波形和頻率寄存器,設計DDS模塊根據(jù)波形和頻率寄存器控制波形數(shù)據(jù)的輸出,波形數(shù)據(jù)通過串行DAC驅(qū)動模塊傳送到底板的DAC芯片進行轉(zhuǎn)換,得到波形信號輸出。實驗目的前面章節(jié)我們學習了旋轉(zhuǎn)編碼器的工作原理及
  • 關鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  信號發(fā)生器  

簡易電壓表設計

  • 實驗任務任務:基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成簡易電壓表設計并觀察調(diào)試結(jié)果要求:通過底板上的串行模數(shù)轉(zhuǎn)換器ADC芯片測量可調(diào)電位計輸出電壓,并將電壓信息顯示在核心板的數(shù)碼管上。解析:通過FPGA編程驅(qū)動串行ADC芯片,得到數(shù)字量化的電壓信息,將量化的數(shù)字信息轉(zhuǎn)換成BCD碼形式,同時驅(qū)動獨立數(shù)碼管將電壓值顯示出來。實驗目的在基礎數(shù)字電路實驗部分我們已經(jīng)掌握了FPGA驅(qū)動獨立數(shù)碼管的原理及方法,本實驗主要學習模數(shù)轉(zhuǎn)換器ADC的相關知識,串行(SPI接
  • 關鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  電壓表  

串口監(jiān)視系統(tǒng)設計

  • 實驗任務任務:基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成串口監(jiān)視系統(tǒng)設計并觀察調(diào)試結(jié)果。要求:設計串口監(jiān)視系統(tǒng),實時監(jiān)控串口(UART)接收數(shù)據(jù),并將數(shù)據(jù)顯示在底板的8位數(shù)碼管上(僅限數(shù)字0~9)。解析:通過FPGA編程驅(qū)動底板上的CP2102串口通信模塊,接收來自PC(串口調(diào)試助手)或其他串口設備的數(shù)據(jù),經(jīng)過處理,最后通過驅(qū)動8位掃描式數(shù)碼管模塊,將接收到的數(shù)據(jù)顯示在底板數(shù)碼管上。實驗目的本實驗主要學習串口(UART)總線工作原理、協(xié)議及相關知識,練習如
  • 關鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  串口監(jiān)視  

比賽計分系統(tǒng)設計

  • 實驗任務任務:基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成比賽計分系統(tǒng)設計并觀察調(diào)試結(jié)果要求:按動核心板獨立按鍵,驅(qū)動底板上8位數(shù)碼管為比賽雙方在0~999內(nèi)計分。解析:FPGA驅(qū)動獨立按鍵,當按動兩隊加分按鍵時,控制兩隊分數(shù)調(diào)整,最后通過驅(qū)動底板上的數(shù)碼管電路將得分值顯示在數(shù)碼管上。實驗目的在基礎數(shù)字電路實驗部分我們已經(jīng)掌握了FPGA驅(qū)動獨立按鍵的原理及方法,控制數(shù)碼管顯示十進制數(shù)的BCD碼方案前面也多次介紹,本實驗主要學習數(shù)碼管掃描顯示的原理及方法。熟悉
  • 關鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  比賽計分系統(tǒng)  

基于旋轉(zhuǎn)編碼器的調(diào)節(jié)系統(tǒng)設計

  • 實驗任務任務:基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成旋轉(zhuǎn)調(diào)節(jié)系統(tǒng)設計并觀察調(diào)試結(jié)果要求:轉(zhuǎn)動底板上的旋轉(zhuǎn)編碼器,調(diào)整核心板數(shù)碼管數(shù)值在0~99之間變化,右旋增加,左旋減小。解析:通過FPGA編程驅(qū)動旋轉(zhuǎn)編碼器獲取操作信息,根據(jù)操作信息控制變量增加或減小,最后驅(qū)動獨立式數(shù)碼管將變量顯示出來。實驗目的在基礎數(shù)字電路實驗部分我們已經(jīng)掌握了FPGA驅(qū)動獨立顯示數(shù)碼管的原理及方法,本實驗主要學習旋轉(zhuǎn)編碼器的驅(qū)動原理,最后完成旋轉(zhuǎn)調(diào)節(jié)系統(tǒng)總體設計。熟悉獨立顯示數(shù)碼
  • 關鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  旋轉(zhuǎn)編碼器  

萊迪思不斷快速擴展產(chǎn)品組合,開啟下一個創(chuàng)新時代

  • 在近日舉辦的萊迪思開發(fā)者大會上,低功耗可編程器件的領先供應商萊迪思半導體公司近日宣布繼續(xù)擴展其產(chǎn)品線,推出了多款全新硬件和軟件解決方案更新。萊迪思推出了兩款基于屢獲殊榮的萊迪思Avant?中端平臺打造的全新創(chuàng)新中端FPGA系列產(chǎn)品——萊迪思Avant-G?和萊迪思Avant-X?,分別用于通用設計和高級互連。萊迪思還發(fā)布了面向人工智能(AI)、嵌入式視覺、安全和工廠自動化的專用解決方案集合的最新版本,添加了新的特性和功能,幫助客戶加快產(chǎn)品上市。此外,萊迪思還發(fā)布了其軟件工具以及Glance by Mira
  • 關鍵字: 萊迪思  FPGA  Avant  

簡易電子琴設計

  • 實驗任務任務:基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成簡易電子琴設計并觀察調(diào)試結(jié)果要求:按動矩陣鍵盤,驅(qū)動底板無源蜂鳴器發(fā)出產(chǎn)生不同音調(diào),彈奏一首《小星星》。解析:通過FPGA編程驅(qū)動矩陣鍵盤電路,獲取矩陣鍵盤鍵入的信息,然后通過編碼將鍵盤輸出的信息譯碼成對應的音節(jié)數(shù)據(jù),最后通過PWM發(fā)生模塊驅(qū)動底板上的無源蜂鳴器發(fā)出聲音。實驗目的在基礎數(shù)字電路實驗部分我們已經(jīng)掌握了FPGA設計PWM信號發(fā)生器的原理及方法,上節(jié)實驗中又學習了矩陣鍵盤的驅(qū)動原理及方法,本
  • 關鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  矩陣鍵盤  

矩陣鍵盤鍵入系統(tǒng)設計

  • 實驗任務任務:基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 設計矩陣鍵盤鍵入系統(tǒng)并觀察調(diào)試結(jié)果要求:按動矩陣鍵盤按鍵,通過核心板上的數(shù)碼管顯示按鍵的鍵值。解析:通過FPGA編程驅(qū)動矩陣鍵盤電路,獲取矩陣鍵盤鍵入的信息,然后通過編碼將鍵盤輸出的信息譯碼成對應的鍵值信息,最后通過驅(qū)動核心板獨立數(shù)碼管,將鍵盤按鍵的鍵值顯示在數(shù)碼管上。實驗目的在基礎數(shù)字電路實驗部分我們已經(jīng)掌握了FPGA驅(qū)動獨立顯示數(shù)碼管的原理及方法,掌握了有限狀態(tài)機的設計實現(xiàn)思想,本實驗主要學習矩陣鍵盤
  • 關鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  矩陣鍵盤  

貿(mào)澤開售LoadSlammer LSP-Kit-OracADJ-X套件 幫助工程師為AMD/Xilinx FPGA設計安全高效的電源

  • 專注于推動行業(yè)創(chuàng)新的知名新品引入?(NPI)?代理商?貿(mào)澤電子?(Mouser Electronics)?即日起供貨LoadSlammer的LSP-Kit-OracADJ-X控制器。該器件旨在搭配FFED-VC1902-VSVA2197電源測試適配器?(PTA)?和X-Pod適配器使用,可以快速、全面地測試和驗證AMD/Xilinx片上系統(tǒng)?(SoC)?和現(xiàn)場可編程門陣列?(FPGA)?的供電解決方案。貿(mào)澤
  • 關鍵字: 貿(mào)澤  LoadSlammer    AMD  Xilinx  FPGA  電源  

基于STEP FPGA的8色VGA功能驅(qū)動

  • 硬件說明VGA(video graphics array)即視頻圖形陣列,是IBM在1987年隨PS/2一起推出的使用模擬信號的一種視頻傳輸標準。VGA接口分公口和母口,如下圖:VGA接口引腳定義如下:一個標準的VGA接口應該有以下端口:紅綠藍三色信號(RGB)行場同步信號(HSVS)以及很多的地屏蔽;三色信號都是模擬信號,行場同步信號都是數(shù)字信號;對于VGA的接口模擬電壓,為0~0.714V,0代表無色,0.714代表滿色,F(xiàn)PGA輸出3.3V,所以還必須要經(jīng)過DAC的轉(zhuǎn)換?,F(xiàn)今有兩種比較成熟的方法:電
  • 關鍵字: STEP-Baseboard  小腳丫核心板   FPGA  VGA功能驅(qū)動  

Achronix推出基于FPGA的加速自動語音識別解決方案

  • 高性能FPGA芯片和嵌入式FPGA(eFPGA IP)領域的領先企業(yè)Achronix半導體公司日前自豪地宣布:正式推出Achronix與Myrtle.ai合作的最新創(chuàng)新——基于Speedster7t FPGA的自動語音識別(ASR)加速方案。這一變革性的解決方案,實現(xiàn)了高精度和快速響應,可將超過1000個并發(fā)的實時語音流轉(zhuǎn)換為文本,同時性能比競爭方案高20倍。Achronix于2023年11月12日至17日在丹佛舉辦的“2023年超級計算大會(SC23)”上演示了該方案。該解決方案由搭載Speedster
  • 關鍵字: Achronix  FPGA  自動語音識別  

基于FPGA的DS18B20數(shù)字溫度傳感器測溫實例

  • 1、DS18B20數(shù)字溫度傳感器本文將使用三段式狀態(tài)機(Moore型)的寫法來對DS18B20進行測溫操作,以便了解DS18B20和熟悉三段式狀態(tài)機的寫法。1.1、概述溫度傳感器(temperature transducer)是指能感受溫度并轉(zhuǎn)換成可用輸出信號的傳感器, 是各種傳感器中最常用的一種。隨著現(xiàn)代儀器的發(fā)展,微型化、集成化、數(shù)字化正成為傳感器發(fā)展的一個重要方向。美國DALLAS半導體公司推出的數(shù)字化溫度傳 感器DS18B20采用單總線協(xié)議,即與FPGA接口僅需占用一個I/O端口,無須任何外部元件
  • 關鍵字: FPGA  DS18B2溫度傳感器  

基于 STEP-MAX10M08核心板的簡易電子琴設計

  • 實驗任務任務:基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成簡易電子琴設計并觀察調(diào)試結(jié)果要求:按動矩陣鍵盤,驅(qū)動底板無源蜂鳴器發(fā)出產(chǎn)生不同音調(diào),彈奏一首《小星星》。解析:通過FPGA編程驅(qū)動矩陣鍵盤電路,獲取矩陣鍵盤鍵入的信息,然后通過編碼將鍵盤輸出的信息譯碼成對應的音節(jié)數(shù)據(jù),最后通過PWM發(fā)生模塊驅(qū)動底板上的無源蜂鳴器發(fā)出聲音。實驗目的在基礎數(shù)字電路實驗部分我們已經(jīng)掌握了FPGA設計PWM信號發(fā)生器的原理及方法,上節(jié)實驗中又學習了矩陣鍵盤的驅(qū)動原理及方法,本
  • 關鍵字: FPGA  電子琴  STEP-MAX10M08  STEP BaseBoard V3.0  

嵌入式FPGA IP正在發(fā)現(xiàn)更廣闊的用武之地

  • 郭道正 Achronix Semiconductor中國區(qū)總經(jīng)理
  • 關鍵字: FPGA IP   Achronix  

Altera MAX10: 交通燈控制

  • 簡易交通燈:本節(jié)將向您介紹Verilog語法之中的精髓內(nèi)容——狀態(tài)機,并且將利用狀態(tài)機實現(xiàn)十字路口的交通燈。====硬件說明與實現(xiàn)項目框圖====上圖為十字路口交通示意圖分之路與主路,要求如下:交通燈主路上綠燈持續(xù)15s的時間,黃燈3s的時間,紅燈10s的時間;交通燈支路上綠燈持續(xù)7s的時間, 黃燈持續(xù)3秒的時間,紅燈18秒的時間;根據(jù)上述要求,狀態(tài)機設計框架分析如下:S1:主路綠燈點亮,支路紅燈點亮,持續(xù)15s的時間;S2:主路黃燈點亮,支路紅燈點亮,持續(xù)3s的時間;S3:主路紅燈點亮,支路綠燈點亮,持
  • 關鍵字: 交通燈  狀態(tài)機  FPGA  Lattice Diamond  小腳丫  
共6768條 10/452 |‹ « 8 9 10 11 12 13 14 15 16 17 » ›|

fpga-to-asic介紹

您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

熱門主題

FPGA-to-ASIC    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473