首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> nios-ii系統(tǒng)

uClinux在Nios II嵌入式平臺(tái)上的移植研究

  • uClinux在Nios II嵌入式平臺(tái)上的移植研究,1. Nios II嵌入式處理器Nios II是運(yùn)行在FPGA上的五級(jí)流水線、單指令的RISC處理器,它專門針對(duì)Altera的可編程邏輯器件及片上可編程的設(shè)計(jì)思想做了相應(yīng)的優(yōu)化。作為一種可配置的精減的RISC處理器,它可以與用戶自定義邏
  • 關(guān)鍵字: 移植  研究  平臺(tái)  嵌入式  Nios  II  uClinux  

基于Nios II的Boost型功率因數(shù)校正系統(tǒng)研究

  • 基于Nios II的Boost型功率因數(shù)校正系統(tǒng)研究,摘要:分析了基于雙環(huán)Boost型功率因數(shù)校正(PFC)的控制原理及小信號(hào)模型,建立了基于PI調(diào)節(jié)的Boost型PFC控制系統(tǒng)。由于現(xiàn)場(chǎng)可編程門陣列(FPGA)可將Nios II軟核處理器及PWM等外設(shè)集成到系統(tǒng)主控芯片,從而使系統(tǒng)具有控
  • 關(guān)鍵字: 校正  系統(tǒng)  研究  因數(shù)  功率  Nios  II  Boost  基于  

NIOS開發(fā)結(jié)構(gòu)基礎(chǔ)簡(jiǎn)介

  • 我們使用VHDL語言,根據(jù)FPGA管腳與數(shù)碼管和按鍵管腳的連接,通過一系列的語句控制管腳電平的高低,從而讓FPGA實(shí)現(xiàn)數(shù)碼管顯示功能??梢?,對(duì)于比較簡(jiǎn)單的功能實(shí)現(xiàn),可以像這個(gè)例子中那樣,直接控制最底層資源,甚至對(duì)
  • 關(guān)鍵字: NIOS  基礎(chǔ)    

采用Nios II的多媒體廣告系統(tǒng)原理設(shè)計(jì)

  • 引言
    多媒體廣告是當(dāng)今企業(yè)與消費(fèi)者交流、展示自我形象的一個(gè)平臺(tái),傳統(tǒng)形式的廣告業(yè)務(wù)制作成本高,周期長(zhǎng),內(nèi)容模式固化僵硬,相對(duì)于市場(chǎng)變化有很大滯后性。電子屏的出現(xiàn),不僅可以使企業(yè)更全面的展示產(chǎn)品,推
  • 關(guān)鍵字: Nios  多媒體  系統(tǒng)原理    

基于Nios II與FPS200的半導(dǎo)體指紋采集系統(tǒng)設(shè)計(jì)

  • 引言信息化時(shí)代,生物識(shí)別技術(shù)作為信息安全和個(gè)人身份識(shí)別技術(shù)越來越受到人們的重視,指紋作為人體中最明顯的外表特征之一,具有唯一性、穩(wěn)定性、普遍性和易于采集等優(yōu)點(diǎn),成為人們的一種活的身份證。指紋圖像的采
  • 關(guān)鍵字: Nios  FPS  200  半導(dǎo)體    

NIOS II 命令下載

  • 在NIOS II用命令來下載程序比GUI快很多,在GUI下載程序NIOS II還要重新編譯,要等好幾分鐘。我們可以直接敲入命令,下載快得多,玩過Linux的人一看就懂了。在NIOS II工程名上點(diǎn)擊右鍵,選中NIOS II / NIOS II Comman
  • 關(guān)鍵字: NIOS  II  命令  下載    

NIOS II IDE 如何設(shè)置頭文件路徑

  • 1. 選擇工程,鼠標(biāo)右鍵選擇Properties 圖12. 彈出項(xiàng)目屬性對(duì)話框,選擇Tool Settings標(biāo)簽下的Nios II CompileràGeneral 圖23. 在Include Paths處添加lib庫路徑 圖34. 添加完后點(diǎn)擊Apply OK
  • 關(guān)鍵字: NIOS  IDE  II  頭文件    

基于NIOSⅡ的聲納主機(jī)與顯控臺(tái)之間的RS232通信協(xié)議

  • 聲納設(shè)備一般由換能器(信號(hào)轉(zhuǎn)換、收發(fā)設(shè)備)、信號(hào)處理主機(jī)(DSP等)和顯示控制分機(jī)(簡(jiǎn)稱顯控臺(tái))三部分構(gòu)成。顯控臺(tái)和主機(jī)之間的通信非常重要[1]。
    顯控臺(tái)和主機(jī)之間的通信距離較遠(yuǎn),對(duì)通信的可靠性和安全
  • 關(guān)鍵字: RS232  通信  協(xié)議  之間  主機(jī)  NIOS  聲納  基于  

采用NIOSⅡ的LCD控制器和矩陣鍵盤的IP核的設(shè)計(jì)方法

  • 采用NIOSⅡ的LCD控制器和矩陣鍵盤的IP核的設(shè)計(jì)方法,0 引言  NIOSⅡ是Altera公司推出的第二代IP軟核處理器。它與其他IP核可構(gòu)成SOPC系統(tǒng)的主要部分。Altera SOPC Builder提供有NiosⅡ處理器及一些常用外設(shè)接口,因此,對(duì)于一些庫中沒有提供的模塊,用戶就可以自己定義
  • 關(guān)鍵字: IP  設(shè)計(jì)  方法  鍵盤  矩陣  NIOS  LCD  控制器  采用  

采用NiosⅡ處理器的總線架構(gòu)的SD卡設(shè)計(jì)

  • 采用NiosⅡ處理器的總線架構(gòu)的SD卡設(shè)計(jì),SD存儲(chǔ)卡以其大容量和小尺寸的特點(diǎn),成為市面上各種嵌入式消費(fèi)產(chǎn)品最常見的存儲(chǔ)媒介,探討SD卡設(shè)備的設(shè)計(jì)具有廣泛的應(yīng)用價(jià)值。這里將結(jié)合NiosⅡ處理器的總線架構(gòu),分析SD卡的接口協(xié)議和驅(qū)動(dòng)程序設(shè)計(jì)方法,并給出SD卡
  • 關(guān)鍵字: SD  設(shè)計(jì)  架構(gòu)  總線  Nios  處理器  采用  

用FPGA實(shí)現(xiàn)Nios II嵌入式系統(tǒng)配置技術(shù)

  • 用FPGA實(shí)現(xiàn)Nios II嵌入式系統(tǒng)配置技術(shù),現(xiàn)場(chǎng)可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是一種高密度可編程邏輯器件,其邏輯功能是通過把設(shè)計(jì)生成的數(shù)據(jù)文件配置進(jìn)芯片內(nèi)部的靜態(tài)配置數(shù)據(jù)存儲(chǔ)器(SRAM )來實(shí)現(xiàn)的,具有可重復(fù)編程性,可以靈活實(shí)現(xiàn)各
  • 關(guān)鍵字: 系統(tǒng)  配置  技術(shù)  嵌入式  II  實(shí)現(xiàn)  Nios  FPGA  

在20分鐘內(nèi)建立一個(gè)NIOS II開發(fā)環(huán)境的方法

  • 在20分鐘內(nèi)建立一個(gè)NIOS II開發(fā)環(huán)境的方法,一、 軟件安裝
    1. 首先,安裝NIOS II 開發(fā)包。采用虛擬光驅(qū)軟件,如DAEMON 等將NIOS II V1.0 BUILD316E.ISO 文件映射到虛擬光驅(qū)上;
    點(diǎn)擊光驅(qū)圖標(biāo),會(huì)自動(dòng)運(yùn)行安裝程序

    選擇第一個(gè)選項(xiàng),Install;
    選擇 Next
  • 關(guān)鍵字: 開發(fā)  環(huán)境  方法  II  NIOS  建立  一個(gè)  分鐘  

基于Nios II處理器的SVPWM IP Core設(shè)計(jì)

  • 摘要 為降低FPGA實(shí)現(xiàn)3電平SVPWM算法的復(fù)雜性,減小SVPWM模塊所占用的資源,文中利用正弦函數(shù)和余弦函數(shù)的關(guān)系,采用小容量ROM提出了一種新的SVPWM控制算法。利用Verilog HDL實(shí)現(xiàn)了算法的硬件設(shè)計(jì),并封裝成IP核以方便
  • 關(guān)鍵字: SVPWM  Nios  Core  IP    

基于Nios II步進(jìn)電機(jī)控制器IP核的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要 根據(jù)Nios II處理器的Avalon總線規(guī)范,設(shè)計(jì)了一款面向步進(jìn)電機(jī)的控制器IP核。該定制IP核采用軟、硬件協(xié)同設(shè)計(jì)的方法,功能符合Avalon總線的讀寫傳輸時(shí)序,具有完備的步進(jìn)電機(jī)驅(qū)動(dòng)能力。仿真結(jié)果表明,該IP核具有
  • 關(guān)鍵字: IP  設(shè)計(jì)  實(shí)現(xiàn)  控制器  電機(jī)  Nios  II  步進(jìn)  基于  

基于NiosⅡ的VGA彩條信號(hào)顯示的實(shí)現(xiàn)

  • 摘 要:VGA 作為一種標(biāo)準(zhǔn)的顯示接口得到廣泛的應(yīng)用。依據(jù)VGA 顯示的原理,提出了一種基于Nios Ⅱ處理器的VGA 時(shí)序彩條信號(hào)顯示的實(shí)現(xiàn)方法。利用FPGA 產(chǎn)生VGA 時(shí)序信號(hào),Nios Ⅱ處理器控制輸出彩條的顏色,按鍵控制彩條的
  • 關(guān)鍵字: 顯示  實(shí)現(xiàn)  信號(hào)  VGA  Nios  基于  
共128條 3/9 « 1 2 3 4 5 6 7 8 9 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473