首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> pll-based

C波段寬帶捷變頻率綜合器設(shè)計(jì)

  •   摘要:本文介紹了一種C波段寬帶捷變頻率綜合器的設(shè)計(jì)方法,采用直接數(shù)字頻率合成器(DDS)實(shí)現(xiàn)頻率捷變,采用倍頻鏈路擴(kuò)展輸出帶寬,通過(guò)與鎖相環(huán)(PLL)合成產(chǎn)生的本振信號(hào)混頻將輸出頻率搬移到C波段。論述了DDS時(shí)鐘電路、倍頻鏈路以及混頻部分的設(shè)計(jì)方法,并給出了達(dá)到的主要技術(shù)指標(biāo)和測(cè)試結(jié)果。   引言   頻率合成器是現(xiàn)代通訊系統(tǒng)必不可少的關(guān)鍵電路, 是電子系統(tǒng)的主要信號(hào)源,是決定電子系統(tǒng)性能的關(guān)鍵設(shè)備。隨著系統(tǒng)對(duì)頻率源的頻率穩(wěn)定度、頻譜純度、頻率范圍和輸出頻率個(gè)數(shù)的要求越來(lái)越高,高穩(wěn)定、低相位噪聲、
  • 關(guān)鍵字: 變頻率綜合器  DDS  PLL  C波段  合成器  201410  

基于FPGA的任意分頻器設(shè)計(jì)

  •   1、前言   分頻器是FPGA設(shè)計(jì)中使用頻率非常高的基本單元之一。盡管目前在大部分設(shè)計(jì)中還廣泛使用集成鎖相環(huán)(如Altera的PLL,Xilinx的DLL)來(lái)進(jìn)行時(shí)鐘的分頻、倍頻以及相移設(shè)計(jì),但是,對(duì)于時(shí)鐘要求不太嚴(yán)格的設(shè)計(jì),通過(guò)自主設(shè)計(jì)進(jìn)行時(shí)鐘分頻的實(shí)現(xiàn)方法仍然非常流行。首先這種方法可以節(jié)省鎖相環(huán)資源,再者這種方式只消耗不多的邏輯單元就可以達(dá)到對(duì)時(shí)鐘的操作目的。   2、整數(shù)倍分頻器的設(shè)計(jì)   2.1 偶數(shù)倍分頻   偶數(shù)倍分頻器的實(shí)現(xiàn)非常簡(jiǎn)單,只需要一個(gè)計(jì)數(shù)器進(jìn)行計(jì)數(shù)就能實(shí)現(xiàn)。如需要N分頻
  • 關(guān)鍵字: FPGA  分頻器  PLL  

怎樣為定時(shí)應(yīng)用選擇合適的采用PLL的振蕩器

Silicon Labs推出業(yè)界最低抖動(dòng)的時(shí)鐘系列產(chǎn)品

  •   高性能模擬與混合信號(hào)IC領(lǐng)導(dǎo)廠商Silicon Labs(芯科實(shí)驗(yàn)室有限公司)今日宣布針對(duì)高速網(wǎng)絡(luò)、通信和數(shù)據(jù)中心等當(dāng)今互聯(lián)網(wǎng)基礎(chǔ)設(shè)施的根基,推出業(yè)界最高頻率靈活性和領(lǐng)先抖動(dòng)性能的時(shí)鐘解決方案。Silicon Labs的新一代Si534x“片上時(shí)鐘樹“系列產(chǎn)品包括高性能時(shí)鐘發(fā)生器和高集成度Multi-PLL抖動(dòng)衰減器。這些單芯片、超低抖動(dòng)時(shí)鐘芯片整合了時(shí)鐘合成與抖動(dòng)衰減功能,設(shè)計(jì)旨在減少光傳輸網(wǎng)絡(luò)、無(wú)線基礎(chǔ)設(shè)施、寬帶接入/匯聚、電信級(jí)以太網(wǎng)、測(cè)試和測(cè)量以及企業(yè)和數(shù)據(jù)中心設(shè)備(包
  • 關(guān)鍵字: Silicon Labs  Multi-PLL  時(shí)鐘  

探討如何為定時(shí)應(yīng)用選擇合適的PLL振蕩器

  •   十幾年前,頻率控制行業(yè)推出了基于鎖相環(huán)(PLL)的振蕩器,這是一項(xiàng)開拓性創(chuàng)新技術(shù),采用了傳統(tǒng)晶體振蕩器(XO)所沒(méi)有的多項(xiàng)特性。憑借內(nèi)部時(shí)鐘合成器IC技術(shù),基于PLL的XO可編程來(lái)支持更寬廣的頻率范圍。這一突破消除了為在特定頻率實(shí)現(xiàn)共振而切割和加工石英所需的材料加工工藝步驟。這一創(chuàng)新也使得對(duì)基于PLL的XO進(jìn)行頻率編程成為可能并且實(shí)現(xiàn)極短交貨周期。   鑒于傳統(tǒng)振蕩器交貨周期可能接近14周或更長(zhǎng),許多硬件設(shè)計(jì)人員渴望利用可編程振蕩器獲得顯著的交貨周期優(yōu)勢(shì)。不幸的是,嚴(yán)重的問(wèn)題發(fā)生了。一些已經(jīng)從傳統(tǒng)X
  • 關(guān)鍵字: 振蕩器  PLL  SoC  

Silicon Labs推出業(yè)界最低抖動(dòng)的時(shí)鐘系列產(chǎn)品

  •   高性能模擬與混合信號(hào)IC領(lǐng)導(dǎo)廠商Silicon Labs今日宣布針對(duì)高速網(wǎng)絡(luò)、通信和數(shù)據(jù)中心等當(dāng)今互聯(lián)網(wǎng)基礎(chǔ)設(shè)施的根基,推出業(yè)界最高頻率靈活性和領(lǐng)先抖動(dòng)性能的時(shí)鐘解決方案。Silicon Labs的新一代Si534x“片上時(shí)鐘樹“系列產(chǎn)品包括高性能時(shí)鐘發(fā)生器和高集成度Multi-PLL抖動(dòng)衰減器。這些單芯片、超低抖動(dòng)時(shí)鐘芯片整合了時(shí)鐘合成與抖動(dòng)衰減功能,設(shè)計(jì)旨在減少光傳輸網(wǎng)絡(luò)、無(wú)線基礎(chǔ)設(shè)施、寬帶接入/匯聚、電信級(jí)以太網(wǎng)、測(cè)試和測(cè)量以及企業(yè)和數(shù)據(jù)中心設(shè)備(包括邊緣路由器、交換機(jī)、
  • 關(guān)鍵字: Silicon Labs  Si534x  Multi-PLL  

ADIsimPE確立電路速度、精度和虛擬原型開發(fā)標(biāo)準(zhǔn)

  •   Analog Devices, Inc.(ADI),全球領(lǐng)先的高性能信號(hào)處理解決方案提供商,最近推出了ADIsimPE?(個(gè)人版)仿真器,此款仿真器適合線性和混合信號(hào)應(yīng)用,能夠進(jìn)行虛擬原型開發(fā),以滿足資源有限且要求產(chǎn)品快速上市的客戶的需求。ADIsimPE由SIMetrix/SIMPLIS?仿真器供電,它使用SIMetrix SPICE仿真線性電路,如精密基準(zhǔn)電壓源、運(yùn)算放大器和線性調(diào)節(jié)器以及SIMPLIS(分段線性系統(tǒng)仿真),從而高速分析PLL之類的非線性電路并且能夠切換電源
  • 關(guān)鍵字: Analog Devices  ADIsimPower  PLL  

德州儀器推出14GHz 分?jǐn)?shù)N分頻鎖相環(huán)

  •   日前,德州儀器 (TI) 宣布推出支持高級(jí)頻率調(diào)制功能的業(yè)界最高性能 14GHz 分?jǐn)?shù) N分頻PLLatinum? 鎖相環(huán) (PLL)。該 LMX2492 提供業(yè)界最佳噪聲性能,比性能最接近的同類競(jìng)爭(zhēng)器件低 6dB,可提升射頻 (RF) 靈敏度以及雷達(dá)覆蓋范圍及精確度。此外,該器件還支持 200MHz 的相位頻率檢測(cè)器、5V 充電泵電源以及 500 MHz 至 14GHz 的寬泛工作頻率。LMX2492 提供工業(yè)及汽車級(jí)(1 級(jí))版本,適用于軍事與汽車?yán)走_(dá)、微波回程、通信以及測(cè)量測(cè)試應(yīng)用?! MX2
  • 關(guān)鍵字: TI  PLL  LMX2492  

ADI發(fā)布三款全新的鎖相環(huán)(PLL)器件

  •   Analog Devices, Inc. (NASDAQ:ADI)近日發(fā)布三款全新的鎖相環(huán)(PLL)器件ADF5355/ADF4355-2/ADF4155,其中一款具有業(yè)界最寬的頻率覆蓋范圍和最低的壓控振蕩器(VCO)相位噪聲,且在單個(gè)器件中實(shí)現(xiàn)這些性能。ADF5355 PLL具有同類最寬的55 MHz至14 GHz頻譜范圍;而ADF4355-2 PLL的頻譜范圍為55 MHz至4.4 GHz。這些器件可供需要單片高性能寬帶頻率合成器的RF和微波通信系統(tǒng)設(shè)計(jì)人員使用。這兩款PLL均集成超低相位噪聲VC
  • 關(guān)鍵字: ADI  PLL  ADF5355  

IC時(shí)鐘分配系統(tǒng)中的PLL

  • 相位噪聲源:   振蕩器的單邊帶相位噪聲主要特性通常如圖5所示,該相位噪聲(單位:dBc/Hz)在對(duì)數(shù)尺度上被繪制成偏移頻率f0的函數(shù)。   實(shí)際曲線近似由一系列區(qū)間構(gòu)成,每一區(qū)間的斜率為1/fx,其中X=0表示白相位噪聲區(qū)間,即此時(shí)曲線斜率為0dB/decade。當(dāng)X=1時(shí),相位噪聲區(qū)間則稱為閃爍相位噪聲,其斜率為-20dB/decade。依此類推,其它區(qū)間則對(duì)應(yīng)更大的X值。X值越大的區(qū)間與載波頻率越接近。   圖6所示為PLL時(shí)鐘發(fā)生器中相位噪聲的曲線圖。需要注意的是,本圖與前述圖5中所示的
  • 關(guān)鍵字: IC時(shí)鐘  PLL  噪聲  振蕩器  相位抖動(dòng)  

IC時(shí)鐘分配系統(tǒng)中的鎖相環(huán)

  •   我們?cè)诒鞠盗形恼碌那耙徊糠諿鏈接]已經(jīng)討論了鎖相環(huán)(PLL)的應(yīng)用以及在時(shí)鐘分配系統(tǒng)中,PLL相對(duì)于傳統(tǒng)振蕩器的優(yōu)勢(shì)。接下來(lái)我們將會(huì)闡述基于PLL的時(shí)鐘分配系統(tǒng)的重要參數(shù),這些參數(shù)都是設(shè)計(jì)時(shí)必須考慮的。例如,在實(shí)踐過(guò)程中,時(shí)鐘的準(zhǔn)確時(shí)序?qū)λ蟹峙湎到y(tǒng)而言都非常重要。如果時(shí)鐘位置偏差范圍大,則可能會(huì)導(dǎo)致系統(tǒng)發(fā)生故障。時(shí)域中的這些偏差被稱為“抖動(dòng)”。此外,抖動(dòng)又分多個(gè)類別,譬如周期性抖動(dòng)、周期間抖動(dòng)、RMS抖動(dòng)、長(zhǎng)期抖動(dòng)以及相位抖動(dòng)。在本章節(jié),我們將重點(diǎn)闡述“相位抖動(dòng)&
  • 關(guān)鍵字: IC時(shí)鐘  PLL  噪聲  振蕩器  相位抖動(dòng)  

一種基于PLL的P波段可控頻率源

  •   頻率源作為電子系統(tǒng)的核心,是決定電子系統(tǒng)性能的關(guān)鍵設(shè)備。雷達(dá)、通信、電子偵察和對(duì)抗設(shè)備中,高性能的頻率源是實(shí)現(xiàn)其整體設(shè)備高性能指標(biāo)的關(guān)鍵技術(shù)之一。頻率源的相位噪聲和雜散抑制的性能直接影響整個(gè)系統(tǒng)的性能。其中采用鎖相環(huán)設(shè)計(jì)的頻率源具有輸出頻率高、頻率穩(wěn)定度高、頻率純、低相噪、雜散抑制好等優(yōu)點(diǎn)。
  • 關(guān)鍵字: PLL  VCO  AVR  

一種準(zhǔn)確地預(yù)測(cè)由泄漏電流引起的PLL基準(zhǔn)雜散噪聲之簡(jiǎn)單方法(下)

  •   一個(gè)采用典型無(wú)源環(huán)路濾波器的PLL系統(tǒng)如圖5所示,其中包括以I_Leakage表示的電流源,代表充電泵的泄漏電流。假定PLL是鎖定的,那么I_Leakage在充電泵關(guān)斷時(shí),減少了CP保持的電量。當(dāng)充電泵每PFD周期接通一次時(shí),ICP_UP通過(guò)加上一個(gè)短的電流脈沖,補(bǔ)充CP損失的電量。 
  • 關(guān)鍵字: PLL  VCO  IC  

一種準(zhǔn)確地預(yù)測(cè)由泄漏電流引起的PLL基準(zhǔn)雜散噪聲之簡(jiǎn)單方法(上)

  •   本文給出了一種簡(jiǎn)單的模型,可用來(lái)在PLL系統(tǒng)中準(zhǔn)確地預(yù)測(cè)由于充電泵和/或運(yùn)算放大器泄漏電流引起的基準(zhǔn)雜散噪聲的大小。知道如何預(yù)測(cè)這類噪聲有助于在PLL系統(tǒng)設(shè)計(jì)的早期明智地選擇環(huán)路參數(shù)。
  • 關(guān)鍵字: PLL  VCO  IC  

采用高性能時(shí)序幫助電路板設(shè)計(jì)人員工作

  •   大部分電路板設(shè)計(jì)人員知道時(shí)鐘組件選擇并不簡(jiǎn)單。好在設(shè)計(jì)并提供時(shí)序組件的大公司認(rèn)識(shí)到客戶面臨的這一問(wèn)題,提供工具支持設(shè)計(jì)人員迅速完成時(shí)鐘樹,并不要求設(shè)計(jì)人員是模擬設(shè)計(jì)PhD。讓我們看一下目前選擇并設(shè)計(jì)時(shí)鐘組件所需要處理的某些問(wèn)題,討論完成每一項(xiàng)工作需要哪些幫助。在電路板設(shè)計(jì)流程中,時(shí)鐘提供服務(wù)功能以滿足體系結(jié)構(gòu)構(gòu)建模塊的要求。在選擇這些體系結(jié)構(gòu)組件之前,還無(wú)法確定所有的時(shí)鐘規(guī)范。注意,某些復(fù)雜的通信系統(tǒng)的確解決了體系結(jié)構(gòu)的一些時(shí)序功能問(wèn)題,例如,網(wǎng)絡(luò)同步等。選擇了體系結(jié)構(gòu)單元后,電路板設(shè)計(jì)人員應(yīng)注意電源
  • 關(guān)鍵字: 電路板  LED  IDT  PLL  
共168條 4/12 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|

pll-based介紹

您好,目前還沒(méi)有人創(chuàng)建詞條pll-based!
歡迎您創(chuàng)建該詞條,闡述對(duì)pll-based的理解,并與今后在此搜索pll-based的朋友們分享。    創(chuàng)建詞條

熱門主題

PLL-Based    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473