首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> rf-fpga

高可靠FPGA通信系統(tǒng)

  • 1 系統(tǒng)設(shè)計(jì)  在工業(yè)控制領(lǐng)域,利用ZigBee和傳感器網(wǎng)絡(luò),使得數(shù)據(jù)的自動(dòng)采集、分析和處理變得更加容易,作為決策輔助系統(tǒng)的重要組成部分,ZigBee無(wú)線傳感器網(wǎng)絡(luò)在無(wú)線數(shù)據(jù)采集及監(jiān)控等領(lǐng)域得到了廣泛應(yīng)用。無(wú)線傳感
  • 關(guān)鍵字: FPGA  通信系統(tǒng)    

基于FPGA的數(shù)字解擴(kuò)解調(diào)模塊設(shè)計(jì)及實(shí)現(xiàn)

  • 1引 言擴(kuò)頻通信系統(tǒng)是將基帶信號(hào)的頻譜擴(kuò)展到很寬的頻帶上,然后進(jìn)行傳輸,通過(guò)增大頻帶寬度來(lái)提高信噪比的一種系統(tǒng)。由于擴(kuò)頻系統(tǒng)具有抗干擾能力強(qiáng)、保密性高、截獲概率低、多址復(fù)用和任意選址等優(yōu)點(diǎn),在移動(dòng)通信等
  • 關(guān)鍵字: FPGA  數(shù)字  解調(diào)  模塊設(shè)計(jì)    

用內(nèi)部邏輯分析儀調(diào)試FPGA(08-100)

  •   進(jìn)行硬件設(shè)計(jì)的功能調(diào)試時(shí),F(xiàn)PGA的再編程能力是關(guān)鍵的優(yōu)點(diǎn)。CPLD和FPGA早期使用時(shí),如果發(fā)現(xiàn)設(shè)計(jì)不能正常工作,工程師就使用“調(diào)試鉤”的方法。先將要觀察的FPGA內(nèi)部信號(hào)引到引腳,然后用外部的邏輯分析儀捕獲數(shù)據(jù)。然而當(dāng)設(shè)計(jì)的復(fù)雜程度增加時(shí),這個(gè)方法就不再適合了,其中有幾個(gè)原因。第一是由于FPGA的功能增加了,而器件的引腳數(shù)目卻緩慢地增長(zhǎng)。因此,可用邏輯對(duì)I/O的比率減小了,參見(jiàn)圖1。此外,設(shè)計(jì)很復(fù)雜時(shí),通常完成設(shè)計(jì)后只有幾個(gè)空余的引腳,或者根本就沒(méi)有空余的引腳能用于調(diào)試。
  • 關(guān)鍵字: 萊迪思  FPGA  邏輯分析儀  

提升創(chuàng)造力的數(shù)字設(shè)計(jì)工具:FPGA Editor(08-100)

  •   工程師在設(shè)計(jì)過(guò)程中,經(jīng)常需要一定的創(chuàng)造力(不妨稱之為數(shù)字管道膠帶)才能夠保證設(shè)計(jì)的順利完成。過(guò)去8年時(shí)間里,我曾經(jīng)目睹許多優(yōu)秀工程師利用這一方法出色地完成了許多工作,而他們采用的最主要工具就是FPGA Editor。
  • 關(guān)鍵字: 賽靈思  FPGA Editor  

克服FPGA I/O引腳分配挑戰(zhàn)(08-100)

  •   對(duì)于需要在PCB板上使用大規(guī)模FPGA器件的設(shè)計(jì)人員來(lái)說(shuō),I/O引腳分配是必須面對(duì)的眾多挑戰(zhàn)之一。 由于眾多原因,許多設(shè)計(jì)人員發(fā)表為大型FPGA器件和高級(jí)BGA封裝確定I/O引腳配置或布局方案越來(lái)越困難。 但是組合運(yùn)用多種智能I/O規(guī)劃工具,能夠使引腳分配過(guò)程變得更輕松。
  • 關(guān)鍵字: Xilinx  FPGA  I/O引腳  

用FPGA實(shí)現(xiàn)FIR濾波器(08-100)

  •   你接到要求用FPGA實(shí)現(xiàn)FIR濾波器的任務(wù)時(shí),也許會(huì)想起在學(xué)校里所學(xué)的FIR基礎(chǔ)知識(shí),但是下一步該做什么呢?哪些參數(shù)是重要的?做這個(gè)設(shè)計(jì)的最佳方法是什么?還有這個(gè)設(shè)計(jì)應(yīng)該怎樣在FPGA中實(shí)現(xiàn)?現(xiàn)在有大量的低成本IP核和工具來(lái)幫助你進(jìn)行設(shè)計(jì),因?yàn)镕IR是用FPGA實(shí)現(xiàn)的最普通的功能。
  • 關(guān)鍵字: 萊迪思  FPGA  FIR濾波器  

為FPGA軟處理器選擇操作系統(tǒng)(08-100)

  •   操作系統(tǒng)能夠提高可移植性,并提供多種經(jīng)過(guò)測(cè)試的抽象層,服務(wù)層和應(yīng)用模塊層以供選擇,從而加快產(chǎn)品上市時(shí)間并減少應(yīng)用程序出錯(cuò)的可能性。然而,選擇一個(gè)嵌入式操作系統(tǒng)( OS )從來(lái)就不是一個(gè)簡(jiǎn)單的過(guò)程,因?yàn)榧汕度胧杰浖姆绞竭x擇余地很大,你可以完全都由自己來(lái)編寫(xiě),或通過(guò)商業(yè)定制專門(mén)實(shí)時(shí)操作系統(tǒng),也可以直接購(gòu)買(mǎi)通用操作系統(tǒng)不作任何修改,現(xiàn)成的通用操作系統(tǒng)。FPGA性能的提高和軟處理器核的出現(xiàn),直接導(dǎo)致了可編程邏輯SoC解決方案的產(chǎn)生,隨著這一變化,關(guān)于選擇標(biāo)準(zhǔn),設(shè)計(jì)方案以及折中考慮等傳統(tǒng)經(jīng)驗(yàn)也需要與時(shí)俱進(jìn)以
  • 關(guān)鍵字: 萊迪思  FPGA  操作系統(tǒng)  

混合信號(hào)的FPGA促進(jìn)臨床醫(yī)療應(yīng)用發(fā)展

  • 由于醫(yī)療服務(wù)成本的不斷攀升、慢性病的流行、人口的老齡化,以及中國(guó)、印度和巴西等大規(guī)模新興市場(chǎng)的崛起,對(duì)價(jià)...
  • 關(guān)鍵字: FPGA  醫(yī)療設(shè)備  混合信號(hào)  

確定WiMAX系統(tǒng)中基于FPGA加速器的軟硬件分工

  • 技術(shù)要求和商業(yè)需求正促使WiMAX無(wú)線網(wǎng)絡(luò)技術(shù)快速升溫。通信行業(yè)面臨著進(jìn)一步降低無(wú)線通信網(wǎng)絡(luò)成本的巨大壓力,而實(shí)現(xiàn)這一點(diǎn)的一個(gè)可能方法就是提高目前的移動(dòng)網(wǎng)絡(luò)中使用的無(wú)線頻譜的使用效率。綜合利用一系列允許快速
  • 關(guān)鍵字: WiMAX  FPGA  系統(tǒng)  加速器    

ARM7與FPGA相結(jié)合應(yīng)用于工控和故障檢測(cè)

  • 工業(yè)控制中往往需要完成多通道故障檢測(cè)及多通道命令控制(這種多任務(wù)設(shè)置非常普遍),單獨(dú)的CPU芯片由于其外部控 ...
  • 關(guān)鍵字: 工業(yè)控制  ARM7  FPGA  故障檢測(cè)  

ARM在數(shù)字化遠(yuǎn)程視頻監(jiān)控系統(tǒng)的應(yīng)(05-100)

  • 本文針對(duì)低設(shè)備成本、低運(yùn)行成本和超遠(yuǎn)距離的視頻監(jiān)控系統(tǒng)應(yīng)用提出了解決方案,使用ARM嵌入式處理器和Linux操作系統(tǒng)構(gòu)建嵌入式系統(tǒng),開(kāi)發(fā)出可實(shí)際應(yīng)用的遠(yuǎn)程視頻監(jiān)控系統(tǒng),適用于低分辨率、低成本、長(zhǎng)距離的監(jiān)控應(yīng)用?!?/li>
  • 關(guān)鍵字: ARM  嵌入式系統(tǒng)  FPGA  

3G中的CMOS基RF集成(05-100)

  •   用戶需要更小更便宜的手機(jī),在手持裝置中得到快速服務(wù)和更多功能。這正在促使業(yè)界加速創(chuàng)新解決方案,降低成本使產(chǎn)品盡快上市。這種外加壓力,使制造商重新考慮解決這些問(wèn)題的技術(shù)。
  • 關(guān)鍵字: 3G  CMOS  RF  

3G通信系統(tǒng)的直接調(diào)制無(wú)線電硬件結(jié)構(gòu)(05-100)

  •   基站收發(fā)器系統(tǒng)(BTS)的關(guān)鍵性能部件(天線、無(wú)線電收發(fā)器,信號(hào)處理子系統(tǒng),以及支持、控制硬件和軟件)影響B(tài)TS的成本。BTS配置的一個(gè)實(shí)例示于圖1。BTS采用主分支模塊和分集分支模塊。在2G系統(tǒng)中,分集接吸器系統(tǒng)是通用的,而3G規(guī)范也定義了發(fā)射器分集的選項(xiàng)。如圖1所示,發(fā)送接收模塊(TRM)包含雙工發(fā)送和接收部分。對(duì)于廣域蜂窩站,接收器一般通過(guò)雙工器模塊(DM)和塔頂部件(TTA)連接到天線。TTA由低噪聲放大器(LNA)組成,LNA對(duì)于補(bǔ)償天線到TRM之間纜線損耗是必須的。TTA可以用旁路開(kāi)關(guān)(用
  • 關(guān)鍵字: 3G  RF  

Altera收發(fā)器家族:人多勢(shì)眾,高成低就

  • ??????? 在人類對(duì)帶寬需求永不滿足的胃口面前,“瞬間處理海量的數(shù)據(jù)吞吐”,成為所有通信設(shè)備廠商、電信運(yùn)營(yíng)商的永恒追求——在那之前,收發(fā)器的傳輸能力成為問(wèn)題的節(jié)點(diǎn)。? ????????日前,和臺(tái)積電有著多年合作關(guān)系的Altera公司,宣布自己在最新的40nm工藝制程上,構(gòu)建了一個(gè)全系列收發(fā)器
  • 關(guān)鍵字: Altera  收發(fā)器  FPGA  

數(shù)字RF存儲(chǔ)器用混合信號(hào)ASIC(05-100)

  •   數(shù)字RF存儲(chǔ)器(DRFM)用于現(xiàn)代脈沖壓縮雷達(dá)中合成相干信號(hào)的再生。DRFM系統(tǒng)有很多不同的實(shí)現(xiàn)方法。圖1示出1個(gè)特殊的類型,它是1個(gè)雙邊帶,4位,相位取樣系統(tǒng),它的瞬時(shí)帶寬為500MHz。采用0.18祄 CMOS 工藝制造的混合信號(hào)專用集成電器(ASIC)可實(shí)現(xiàn)系統(tǒng)的基帶元件,這包括相位取樣電路、數(shù)字處理、信號(hào)重建和數(shù)/模輸出。
  • 關(guān)鍵字: RF  ASIC  
共7021條 395/469 |‹ « 393 394 395 396 397 398 399 400 401 402 » ›|

rf-fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473