首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> rf-fpga

FPGA可測(cè)性設(shè)計(jì)的“大數(shù)據(jù)”原理

  • FPGA可測(cè)性設(shè)計(jì)的“大數(shù)據(jù)”原理-當(dāng)下,最火的學(xué)問(wèn)莫過(guò)于“大數(shù)據(jù)”,大數(shù)據(jù)的核心思想就是通過(guò)科學(xué)統(tǒng)計(jì),實(shí)現(xiàn)對(duì)于社會(huì)、企業(yè)、個(gè)人的看似無(wú)規(guī)律可循的行為進(jìn)行更深入和直觀的了解。FPGA的可測(cè)性也可以對(duì)FPGA內(nèi)部“小數(shù)據(jù)”的統(tǒng)計(jì)查詢,來(lái)實(shí)現(xiàn)對(duì)FPGA內(nèi)部BUG的探查。
  • 關(guān)鍵字: 大數(shù)據(jù)  FPGA  FIFO  

使用FPGA構(gòu)建的數(shù)字濾波器設(shè)計(jì)方案

  • 使用FPGA構(gòu)建的數(shù)字濾波器設(shè)計(jì)方案-本文簡(jiǎn)要介紹了FIR數(shù)字濾波器的結(jié)構(gòu)特點(diǎn)和基本原理,提出基于FPGA和DSP Builder的FIR數(shù)字濾波器的基本設(shè)計(jì)流程和實(shí)現(xiàn)方案。##FIR 數(shù)字濾波器的詳細(xì)設(shè)計(jì)。
  • 關(guān)鍵字: 數(shù)字濾波器  fpga  fir數(shù)字濾波器  

創(chuàng)意耳紋識(shí)別系統(tǒng)的研究與實(shí)現(xiàn)方案

  • 創(chuàng)意耳紋識(shí)別系統(tǒng)的研究與實(shí)現(xiàn)方案-基于FPGA與傳感技術(shù)的耳紋識(shí)別系統(tǒng)的研究與實(shí)現(xiàn)。
  • 關(guān)鍵字: FPGA  傳感器技術(shù)  

利用可編程器件設(shè)計(jì)車(chē)用顯示系統(tǒng)的方案

  • 利用可編程器件設(shè)計(jì)車(chē)用顯示系統(tǒng)的方案-電子設(shè)備正在迅速發(fā)展,尤其是車(chē)用顯示系統(tǒng),視頻和視頻處理正成為汽車(chē)應(yīng)用中增長(zhǎng)較快的技術(shù)。像車(chē)道保持、駕駛監(jiān)控、夜視以及車(chē)載娛樂(lè)設(shè)備等都是典型的應(yīng)用需求。
  • 關(guān)鍵字: 可編程器件  FPGA  

ASIC、ASSP、SoC和FPGA之間到底有何區(qū)別?

  • ASIC、ASSP、SoC和FPGA之間到底有何區(qū)別?-我經(jīng)常收到關(guān)于各類(lèi)設(shè)備之間的差異的問(wèn)題,諸如ASIC、ASSP、SoC和FPGA之間的區(qū)別問(wèn)題。例如是SoC是ASIC嗎?或ASIC是SoC嗎?ASIC和ASSP之間的區(qū)別是什么?以及高端FPGA應(yīng)該歸類(lèi)為SoC嗎?
  • 關(guān)鍵字: FPGA  SoC  ASSP  ASIC  

基于FPGA的數(shù)字核脈沖分析器硬件設(shè)計(jì)解析

  • 基于FPGA的數(shù)字核脈沖分析器硬件設(shè)計(jì)解析-多道脈沖幅度分析儀和射線能譜儀是核監(jiān)測(cè)與和技術(shù)應(yīng)用中常用的儀器。
  • 關(guān)鍵字: 硬件設(shè)計(jì)  脈沖分析器  FPGA  

利用可編程振蕩器增強(qiáng)FPGA應(yīng)用

  • 利用可編程振蕩器增強(qiáng)FPGA應(yīng)用-可編程時(shí)鐘振蕩器用作FPGA系統(tǒng)的時(shí)序參考,可提供一系列優(yōu)勢(shì)。其中首要優(yōu)勢(shì)是為了實(shí)現(xiàn)時(shí)鐘樹(shù)優(yōu)化而進(jìn)行高分辨率頻率選擇時(shí)所帶來(lái)的設(shè)計(jì)靈活性,另一個(gè)巨大優(yōu)勢(shì)是具有可以減少電磁干擾(EMI)的擴(kuò)頻調(diào)制功能。
  • 關(guān)鍵字: DLL  PLL  FPGA  

基于FPGA多路冗余視覺(jué)信號(hào)的處理

  • 基于FPGA多路冗余視覺(jué)信號(hào)的處理-采用以FPGA作為核心處理器實(shí)現(xiàn)了對(duì)多路DVI視頻冗余信號(hào)的解碼、編碼實(shí)時(shí)處理以及輸出顯示,并且信號(hào)通道增加冗余設(shè)計(jì),因而加強(qiáng)了系統(tǒng)的穩(wěn)定性和可靠性。電路設(shè)計(jì)簡(jiǎn)潔,具有較強(qiáng)的靈活性和擴(kuò)展性。通過(guò)實(shí)際測(cè)試結(jié)果表明,系統(tǒng)能夠流暢地對(duì)1600×1200分辨率,60 Hz刷新率,24位真彩色的高清視頻進(jìn)行實(shí)時(shí)處理,其系統(tǒng)可靠、穩(wěn)定,實(shí)用性強(qiáng)。
  • 關(guān)鍵字: FPGA  圖像處理  DVI  

基于FPGA的軟硬件協(xié)同仿真加速技術(shù)

  • 基于FPGA的軟硬件協(xié)同仿真加速技術(shù)-在系統(tǒng)設(shè)計(jì)中,硬件復(fù)雜電路設(shè)計(jì)的調(diào)試與仿真工作對(duì)于設(shè)計(jì)者來(lái)說(shuō)十分困難。為了降低仿真復(fù)雜度,加快仿真速度,本文提出利用FPGA加速的思想,實(shí)現(xiàn)軟硬件協(xié)同加速仿真。經(jīng)過(guò)實(shí)驗(yàn),相對(duì)于純軟件仿真,利用軟硬件協(xié)同加速仿真技術(shù),仿真速度提高近30倍,大大縮短了仿真時(shí)間。
  • 關(guān)鍵字: FPGA  軟硬件協(xié)同仿真  仿真加速  

基于FPGA實(shí)現(xiàn)VGA的彩色圖片顯示

  • 基于FPGA實(shí)現(xiàn)VGA的彩色圖片顯示-VGA作為一種標(biāo)準(zhǔn)顯示接口,廣泛應(yīng)用于各種智能控制的顯示終端。伴隨著電子產(chǎn)業(yè)的不斷發(fā)展,尤其是高速圖像處理的發(fā)展對(duì)可以將實(shí)時(shí)圖像進(jìn)行高速處理有了更高的要求。這里根據(jù)VGA接口的原理,通過(guò)FPGA對(duì)VGA進(jìn)行控制,實(shí)現(xiàn)任一彩色圖像的顯示。通過(guò)采用FPGA設(shè)計(jì)VGA接口可以將要顯示的數(shù)據(jù)直接送到液晶顯示器,節(jié)省了計(jì)算機(jī)的處理過(guò)程,加快了數(shù)據(jù)的處理速度,節(jié)約了硬件成本。
  • 關(guān)鍵字: VGA  MATLAB  FPGA  

基于FPGA的超寬帶數(shù)字下變頻設(shè)計(jì)

  • 基于FPGA的超寬帶數(shù)字下變頻設(shè)計(jì)-本文介紹了基于FPGA、以并行多相濾波結(jié)構(gòu)為算法基礎(chǔ)的超寬帶數(shù)字下變頻技術(shù)。設(shè)計(jì)過(guò)程包括高速AD信號(hào)降速預(yù)處理,應(yīng)用SysGen開(kāi)發(fā)環(huán)境完成的數(shù)字混頻、多相濾波和數(shù)據(jù)抽取,并通過(guò)仿真驗(yàn)證了算法的可行性。
  • 關(guān)鍵字: FPGA  變頻技術(shù)  

如何調(diào)試數(shù)字硬件設(shè)計(jì)?

  • 如何調(diào)試數(shù)字硬件設(shè)計(jì)?-工程設(shè)計(jì)項(xiàng)目中最令人振奮的時(shí)刻之一就是第一次將硬件移到實(shí)驗(yàn)室準(zhǔn)備開(kāi)始集成測(cè)試的時(shí)候。開(kāi)發(fā)過(guò)程中的這個(gè)階段通常需要很長(zhǎng)時(shí)間,也會(huì)對(duì)所有的項(xiàng)目工程師造成很大的壓力。不過(guò),現(xiàn)有的工具和方法能減輕壓力,幫助推進(jìn)項(xiàng)目進(jìn)展。
  • 關(guān)鍵字: 硬件調(diào)試  FPGA  

FPGA工程師不得不知的FPGA設(shè)計(jì)經(jīng)驗(yàn)

  • FPGA工程師不得不知的FPGA設(shè)計(jì)經(jīng)驗(yàn)-在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計(jì)者的特征也會(huì)有些不同。在A領(lǐng)域的一個(gè)好的IC設(shè)計(jì)者也許會(huì)花很長(zhǎng)時(shí)間去熟悉B領(lǐng)域的知識(shí)。在我們職業(yè)生涯的開(kāi)始,我們應(yīng)該問(wèn)我們自己一些問(wèn)題,我們想要成為怎樣的IC設(shè)計(jì)者?消費(fèi)?PC外圍?通信?微處理器或DSP?等等。
  • 關(guān)鍵字: FPGA  

透過(guò)設(shè)計(jì)實(shí)例揭秘FPGA電源的N個(gè)考慮事項(xiàng)

  • 透過(guò)設(shè)計(jì)實(shí)例揭秘FPGA電源的N個(gè)考慮事項(xiàng)-本文分析了針對(duì)FPGA的電源要求,提供了關(guān)于如何將其放在PCB上和放在什么位置的指導(dǎo),并通過(guò)一個(gè)設(shè)計(jì)示例讓讀者熟悉設(shè)計(jì)步驟,設(shè)計(jì)當(dāng)中FPGA所在的系統(tǒng)由12 V總線供電,這是來(lái)自市電供電SMPS的主輸出。
  • 關(guān)鍵字: FPGA電源  PCB  Altera  Xilinx  FPGA  

新手福音:概述學(xué)習(xí)FPGA的一些常見(jiàn)誤區(qū)

  • 新手福音:概述學(xué)習(xí)FPGA的一些常見(jiàn)誤區(qū)-很多剛開(kāi)始學(xué)習(xí)FPGA的朋友們經(jīng)常會(huì)遇上一些誤區(qū)而無(wú)從解決,F(xiàn)PGA為什么是可以編程的?通過(guò)HDL語(yǔ)言怎么看都看不出硬件結(jié)構(gòu)?...本文就這個(gè)方面進(jìn)行解析。
  • 關(guān)鍵字: 可編程邏輯器件  FPGA  HDL  FPGA教程  
共7021條 50/469 |‹ « 48 49 50 51 52 53 54 55 56 57 » ›|

rf-fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473