spartan-dsp 文章 進入spartan-dsp技術(shù)社區(qū)
Xilinx高性能SPARTAN-3A DSP平臺FPGA又添低功耗器件
- ? Xilinx,?Inc.宣布其XtremeDSP?信號處理解決方案產(chǎn)品系列新增功耗優(yōu)化的Spartan?-3A?DSP器件。這個目前業(yè)已投入量產(chǎn)的FPGA新器件,為低成本且低功耗FPGA領域的應用如軍事通信戰(zhàn)術(shù)無線電系統(tǒng)、無線接入點和便攜式醫(yī)療設備等,提供了高性能的數(shù)字信號處理(DSP)能力?! ∨c標準器件產(chǎn)品相比,Spartan-3A?DSP低功耗?(LP)器件的靜態(tài)功耗降低了50%,而在待機模式下靜態(tài)功耗的降低更是高達70%。同時?,S
- 關(guān)鍵字: 單片機 Xilinx DSP 嵌入式
Synplicity加入Xilinx ESL的設計生態(tài)系統(tǒng)
- ? Synplicity??公司日前宣布憑借其?Synplify??DSP?軟件加入了?Xilinx??ESL?計劃。Xilinx?ESL?設計生態(tài)系統(tǒng)新增了?Synplify?DSP?軟件,充分反映了?Xilinx?作為全球可編程解決方案領先供應商在推進技術(shù)創(chuàng)新與解決方案發(fā)展方面所作的努力,旨在不斷改進高級電子系統(tǒng)級?(ESL)?設計
- 關(guān)鍵字: 消費電子 Synplicity Xilinx ESL DSP
XILINX成立新的DSP部
- 賽靈思公司(Xilinx,?Inc.)日前宣布成立專門的DSP部,以進一步加強其對DSP市場的投入。Omid?Tahernia將擔任新成立的DSP部的副總裁兼總經(jīng)理。Omid?Tahernia是業(yè)界著名的摩托羅拉資深高級管理人員,在無線和移動系統(tǒng)開發(fā)方面有20多年的豐富經(jīng)驗,并且擁有13項專利?! ∽鰹橘愳`思高級管理團隊的一員,Tahernia將負責DSP部的技術(shù)和業(yè)務戰(zhàn)略,從而使賽靈思FPGA進一步滲透到目前DSP處理器尚未覆蓋到的20億美元的信號處理細分市場中。這一細
- 關(guān)鍵字: xilinx MCU 嵌入式 微處理器 DSP
Xilinx向DSP又邁一步,Spartan-DSP出臺
- 4月16日,Xilinx宣布首次推出低成本?Spartan-DSP?系列產(chǎn)品以及相應的開發(fā)板和增強設計軟件。該芯片提供了高達20GMACS(每秒十億次乘法累計)的DSP功能,而價格不到30美元。與同類高性能可配置DSP器件相比,該系列產(chǎn)品的動態(tài)功耗降低多達50%。新推出Spartan-DSP系列之后,Xilinx的XtremeDSP產(chǎn)品線就有了三個針對DSP優(yōu)化的平臺,這樣,工程師能夠選擇滿意的器件性能組合來滿足其應用要求,并可方便地實現(xiàn)不同平臺間的設計移植?! ∽鳛镾partan
- 關(guān)鍵字: Xilinx DSP 單片機 嵌入式系統(tǒng)
一種單通道DRFM的基帶干擾源設計
- 摘要 通過對單通道數(shù)字射頻存儲器的原理和結(jié)構(gòu)分析,總結(jié)了單通道數(shù)字射頻存儲器的優(yōu)缺點,并基于單通道數(shù)字射頻存儲結(jié)構(gòu),引入DSP模塊設計了一種基帶干擾源,實現(xiàn)了對寬帶信號的處理。 關(guān)鍵詞 數(shù)字射頻存儲器;基帶干擾源;數(shù)字信號處理 現(xiàn)代新型雷達普遍采用匹配接收和相參信號處理技術(shù),因此具有優(yōu)秀的目標檢測、識別和跟蹤能力,同時具有良好抗干擾性能。使用傳統(tǒng)噪聲干擾信號對相參雷達進行干擾,由于干擾信號不相參,能量利用率低、干擾效果差,迫使噪聲干擾機過度提高發(fā)射功率,為系統(tǒng)工程實現(xiàn)帶來困擾。因此,需要研究相參干擾技
- 關(guān)鍵字: DSP DRFM
基于FPGA+DSP的多通道單端/差分信號采集系統(tǒng)設計
- 摘要 介紹了一種基于DSP+FPGA的平臺,主要利用ADS8517AD轉(zhuǎn)換芯片構(gòu)成的具有32路單端通道或16路差分通道的信號采集存儲系統(tǒng),該系統(tǒng)通道可以選擇切換,且采樣率也可以改變,具有較強的靈活性。 關(guān)鍵詞 DSP;FPGA;ADS8517;通道切換 在信號處理過程中,經(jīng)常采用DSP+FPGA協(xié)同處理的方法。是因為DSP雖然可以實現(xiàn)較高速率的信號采集,但其指令更適于實現(xiàn)算法而不是邏輯控制,其外部接口的通用性較差。而FPGA時鐘頻率高、內(nèi)部延時小,全部控制邏輯由硬件完成,速度快、效率高,適合于大數(shù)據(jù)量
- 關(guān)鍵字: FPGA DSP
DSP編程技巧之9-揭開編譯器神秘面紗之鉤子函數(shù)與庫函數(shù)
- 鉤子函數(shù)(hook?function)是在進入程序中的函數(shù)或者退出函數(shù)時調(diào)用的程序。它們的用途包括:調(diào)試(debug)、跟蹤(trace)、評估(profile)以及堆棧溢出的檢測等。我們可以通過表1中的選項對鉤子函數(shù)的使用進行控制。 表1?入口/出口鉤子函數(shù)選項? 關(guān)于鉤子函數(shù),在CCS的編譯器里還有以下的幾個規(guī)則可以補充說明一下: 1.?使能鉤子函數(shù)選項的話,會默認使用表1中的定義方法創(chuàng)建鉤子函數(shù)的隱式聲明。此時如果我們要聲明或者定義鉤子函數(shù)的功能的話
- 關(guān)鍵字: DSP CCS C++
一種基于FPGA和DSP的圖行顯示控制系統(tǒng)設計
- 摘要 提出了一種基于DSP和FPGA的圖行顯示控制系統(tǒng),以及系統(tǒng)各部分的設計方法和思想。硬件上充分利用DSP高速計算和FPGA并行處理特點;軟件上給出了圖形圖像、漢字字符等的驅(qū)動函數(shù)。通過鍵盤輸入和圖形圖像顯示的功能,系統(tǒng)驗證表明,系統(tǒng)可以滿足圖像、正弦波、三角波等較為復雜的動態(tài)圖形的顯示,效果良好。 關(guān)鍵詞 DSP;FPGA;圖像顯示控制 隨著現(xiàn)代電子信息技術(shù)的發(fā)展,人機交互、圖形圖像數(shù)據(jù)的輸出顯示在系統(tǒng)設計中越來越重要,一方面要求各種參數(shù)的輸入,另一方面要求將數(shù)據(jù)結(jié)構(gòu)顯示出來。文中設計的基于DSP
- 關(guān)鍵字: FPGA DSP
結(jié)合DSP和微控制器特性、用于電機控制的單片處理器
- 正確地利用電機控制器可為電機控制以及許多相關(guān)系統(tǒng)和產(chǎn)品設計節(jié)約大量的成本。本文針對低成本、低功耗和程...
- 關(guān)鍵字: 多媒體處理 數(shù)字信號處理 DSP
基于DSP的彈載嵌入式系統(tǒng)設計
- 摘要:基于實現(xiàn)目標探測識別以及高精度目標信息測量等復雜處理算法的目的,采用單片多核DSP TMS320C6678構(gòu)成彈載高速多任務實時嵌入式處理平臺,通過數(shù)據(jù)流處理模式的并行軟件設計方法,將系統(tǒng)處理任務均衡分配到各處理器內(nèi)核,以實現(xiàn)實時并行處理,提升彈栽信息處理系統(tǒng)的功能和性能。開展基于多核處理器的并行軟件研制、充分發(fā)揮多核處理能力將成為彈栽嵌入式系統(tǒng)軟件設計的新課題。 關(guān)鍵詞:多核處理器;并行處理;彈載嵌入式系統(tǒng);數(shù)據(jù)流模式;并行軟件設計 彈載信息處理系統(tǒng)是一種實時嵌入式數(shù)字處理系統(tǒng),用于對彈載導引
- 關(guān)鍵字: DSP TMS320C6678
基于DSP的人工耳蝸語音處理器設計
- 摘要:傳統(tǒng)的人工耳蝸語音處理器采用ASIC設計,投入成本高,可移植性差,設計了一種基于A的人工耳蝸語音處理器。該處理器采用雙麥克風接受語音信號,實現(xiàn)了語音信號的自適應噪聲消除和CIS(Continuous Interleaved Sampling)方案。同一段語音由DSP采樣處理得到的刺激脈沖與MATLAB采樣處理的結(jié)果基本相同。實驗結(jié)果表明,基于DSP的人工耳蝸語音處理器能實現(xiàn)語音信號中噪聲的消除并得到良好的刺激脈沖。 關(guān)鍵詞:DSP;人工耳蝸;自適應噪聲消除;語音處理器 人工耳蝸又稱人造耳蝸、電子
- 關(guān)鍵字: DSP ASIC
飛思卡爾城域小區(qū)基站處理器推動LTE基礎架構(gòu)邁向移動寬帶時代
- 隨著智能互聯(lián)設備數(shù)量的快速增長以及數(shù)字內(nèi)容的不斷增加,已經(jīng)形成了一個全球范圍的移動數(shù)字流,原始設備制造商(OEM)和運營商需要提升網(wǎng)絡性能,同時控制資本支出成本、提高電源效率并支持4G/LTE標準。雖然宏小區(qū)是全球無線基礎架構(gòu)系統(tǒng)的根本,但運營商越來越期望城域小區(qū)能為人口稠密的城市地區(qū)和大型企業(yè)提供全方位的覆蓋。 為應對這些挑戰(zhàn),飛思卡爾半導體日前推出新一代QorIQ?Qonverge系列片上基站(SoC)。為幫助運營商增加容量并在用戶密集地區(qū)增加覆蓋,全新的B3421基站SoC采用數(shù)字前
- 關(guān)鍵字: LTE SoC DSP RFIC 201404
spartan-dsp介紹
您好,目前還沒有人創(chuàng)建詞條spartan-dsp!
歡迎您創(chuàng)建該詞條,闡述對spartan-dsp的理解,并與今后在此搜索spartan-dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對spartan-dsp的理解,并與今后在此搜索spartan-dsp的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473