博客專欄

EEPW首頁 > 博客 > 臺積電公布3nm技術(shù)細(xì)節(jié),明年試產(chǎn)!正建8000人2nm新研發(fā)中心

臺積電公布3nm技術(shù)細(xì)節(jié),明年試產(chǎn)!正建8000人2nm新研發(fā)中心

發(fā)布人:芯東西 時間:2020-08-25 來源:工程師 發(fā)布文章
芯東西8月25日報道,在臺積電第26屆技術(shù)研討會上,臺積電揭秘其3nm工藝節(jié)點的更多細(xì)節(jié),并分享了5nm后續(xù)產(chǎn)品N5P和N4工藝節(jié)點的相關(guān)進(jìn)展。

臺積電在先進(jìn)制程領(lǐng)先的道路上一往無前,計劃3nm技術(shù)于2021年進(jìn)入風(fēng)險生產(chǎn)、在2022年開始量產(chǎn),而英特爾的7nm預(yù)計最早推出也要到2022年末。


據(jù)介紹,相較5nm N5工藝,相同功耗下,臺積電3nm N3性能可提高10-15%;相同性能下,N3功耗可降低25-30%;N3的邏輯密度、SRAM密度、模擬密度分別是N5的1.7倍、1.2倍、1.1倍。同時,臺積電總裁魏哲家宣布,臺積電已整合旗下包括SoIC、InFO、CoWoS等3D封裝技術(shù)平臺,命名為臺積電3D Fabric臺積電高級副總裁Kevin Zhang和Y.P. Chin在預(yù)先錄制的視頻中提到,臺積電正在其總部旁邊正建設(shè)一個專注于2nm芯片研發(fā)的新研發(fā)中心,擁有8000名工程師,將運營一條先進(jìn)的生產(chǎn)線,該項目的第一階段將于2021年完成。作為全球晶圓代工“一號玩家”,從臺積電的分享,我們可以看到全球先進(jìn)制程最前沿的芯片制造技術(shù)風(fēng)向。

015nm今年下半年見,3nm后年量產(chǎn)

在今天的臺積電技術(shù)研討會,臺積電介紹了5nm N5、N5P、N4工藝以及3nm N3工藝的PPA優(yōu)化情況。


據(jù)悉,臺積電5nm N5工藝廣泛采用了EUV技術(shù)。相較7nm N7工藝,臺積電N5工藝在相同功耗下的性能提高了15%,在相同性能下的功耗降低了30%,邏輯密度為N7的1.8倍。臺積電還提到,N5的缺陷密度學(xué)習(xí)曲線比N7快,這意味著5nm工藝將比其上一節(jié)點能更快地達(dá)到更高的良率。N5P和N4屬于5nm N5的增強版本。N5P主要面向高性能應(yīng)用,計劃在2021年投入使用。與N5相比,同等功耗下,N5P的性能可提高5%;同等性能下,N5P的功耗可降低10%。由于與N5節(jié)點在IP上兼容,因此臺積電的5nm N4工藝可提供直接遷移,性能、功耗和密度均有所增強。臺積電計劃在2021年第四季度開始N4風(fēng)險生產(chǎn),目標(biāo)是在2022年實現(xiàn)大批量生產(chǎn)。相比5nm N5節(jié)點,臺積電3nm N3在相同功耗下的性能可提高10-15%,在相同性能下的功耗可降低25-30%;邏輯密度提高70%,SRAM密度提高20%,模擬密度提高10%。此外,臺積電還介紹了專為IoT、移動和邊緣設(shè)備等低功耗設(shè)備而設(shè)計的N12e工藝,該工藝是臺積電12 nm FinFET節(jié)點的增強版,擁有更低功耗、更高性能,支持超低漏電器件和低至0.4V的超低Vdd設(shè)計。


02英特爾三星“摔跤”,臺積電“緊俏”

近來先進(jìn)制程的戰(zhàn)場可謂是波瀾起伏,英特爾制程進(jìn)化再度跳****,三星頻傳良率不過關(guān),唯有臺積電一路喜訊不斷,不僅股價持續(xù)飆漲,躍居全球第十大市值公司,還迎來制造出10億顆7nm芯片的新里程碑。從率先搞定7nm的那一刻起,臺積電就成了整個“地球村”的希望。除了三星、英特爾這種自帶先進(jìn)制造廠的IDM巨頭,大部分的頭部芯片設(shè)計公司都跑到臺積電7nm的門外排起長隊。原因無他,制程工藝越先進(jìn),芯片性能越高、功耗越低,在市場上越有競爭力。臺積電沖得不僅快,良率還高。2018年有超過50款7nm芯片量產(chǎn),代工方都是臺積電。2019年,臺積電代工的7nm芯片設(shè)計更是超過100種。蘋果、高通、華為、英偉達(dá)、AMD、賽靈思、聯(lián)發(fā)科等芯片巨頭都是臺積電7nm的客戶。同時,臺積電的7nm N7+工藝是全球第一個在大批量生產(chǎn)中采用EUV的節(jié)點,而向后兼容的N6邏輯密度又提高了18%。據(jù)臺積電介紹,N6具有與N7相同的缺陷密度。臺積電2019年年報顯示,這一年,臺積電為499個客戶生產(chǎn)10761種不同的芯片,在半導(dǎo)體制造領(lǐng)域市場占有率達(dá)52%。從2020年上半年全球前大晶圓代工營收來看,臺積電的營收超過2-9名代工營收的總和。


據(jù)臺媒報道,臺灣三大科學(xué)園區(qū)2020年上半年營業(yè)額達(dá)13681億新臺幣(約合3220億人民幣),其中將近41%由臺積電貢獻(xiàn)。

03臺積電能否被超越?短暫占優(yōu)勢,戰(zhàn)爭還沒結(jié)束

國際IT研究與顧問咨詢公司Gartner的數(shù)據(jù)顯示,先進(jìn)制程將為晶圓代工市場營收貢獻(xiàn)越來越高的比重。


獨霸晶圓代工半壁江山的臺積電,有被彎道超車的可能嗎?臺積電創(chuàng)始人張忠謀很謙遜,在2020年年初接受媒體采訪時提到,三星電子是很厲害的對手,目前臺積電暫時占優(yōu)勢,但臺積電跟三星的戰(zhàn)爭絕對還沒結(jié)束,臺積電還沒有贏。臺積電相較三星有很多優(yōu)勢, 比如它是一個純粹的晶圓代工廠,相較三星這種有自己芯片設(shè)計業(yè)務(wù)的IDM廠商,更易獲得客戶的信賴;比如它的技術(shù)推進(jìn)順利,繼率先征戰(zhàn)7nm市場后,又即將迎來5nm大規(guī)模落地。臺積電總裁魏哲家曾透露,采用臺積電5nm完成的芯片tape-out數(shù)量將比7nm量產(chǎn)初期的同時期還要高,5nm也將成為臺積電繼7nm之后、另一個重大且具有長生命周期的制程節(jié)點,預(yù)估5nm在2020年營收占比將達(dá)到10%。但贏得市場最核心的籌碼——技術(shù)領(lǐng)先性——還存在變數(shù)。痛失7nm市場的三星,已經(jīng)擺足了架勢要在接下來的5nm及更先進(jìn)制程的戰(zhàn)局中扳回一城。接下來的戰(zhàn)役非常明朗,核心動作都是砸錢、擴產(chǎn)、搶先發(fā)。首先,持續(xù)增加研發(fā)投入和資本支出。早在2017年,臺積電就透露計劃為3nm工藝芯片工廠投資200億美元。根據(jù)財報數(shù)據(jù),臺積電2019年研發(fā)投入近30億美元,約占全年營收的8.5%;其2020年資本開支預(yù)計將達(dá)到160億-170億美元。臺積電還在其總部旁邊正建設(shè)一個擁有8000名工程師的新研發(fā)中心,該項目的第一階段將于2021年完成,計劃研發(fā)2nm芯片。三星則接連公布巨額支出計劃。2019年4月,三星宣布計劃在未來十年向LSI和代工領(lǐng)域投資總計133萬億韓元(約合1160億美元)。同年10月,三星花費25億美元向ASML采購15臺EUV光刻機。2020年1月,三星斥資33.8億美元向光刻機霸主ASML下單20臺EUV光刻機,除了計劃用于7nm、5nm等邏輯芯片外,還計劃用在DRAM內(nèi)存芯片的生產(chǎn)。其次,穩(wěn)步擴建生產(chǎn)線。臺積電稱其正擴大在首家5nm晶圓廠Fab 18的N5生產(chǎn)。Fab 18于2020年第二季度開始量產(chǎn)N5,旨在每年加工約100萬片12英寸晶圓。此前在2020年5月,臺積電和三星分別宣布新的5nm晶圓廠建廠計劃。臺積電在美國亞利桑那州新建的半導(dǎo)體工廠項目,將從5nm技術(shù)開始,月產(chǎn)能20000片晶圓,計劃2024年建成投產(chǎn)。三星將在漢城南部的平澤市建造全新的5nm晶圓廠,預(yù)計在2021年下半年投產(chǎn),產(chǎn)品主要用于5G網(wǎng)絡(luò)和高性能計算。最重要的,搶占5nm市場,超越3nm研發(fā)。今年下半年,采用臺積電5nm技術(shù)的華為麒麟1020處理器和蘋果A14處理器將進(jìn)入市場。Ampere Computing亦基于N5工藝制造其下一代服務(wù)器芯片。其他被報道向臺積電5nm下訂單的還有高通、AMD、聯(lián)發(fā)科、恩智浦等芯片巨頭。2020年7月底,三星電子稱,因客戶庫存準(zhǔn)備增長,其芯片代工業(yè)務(wù)取得了創(chuàng)紀(jì)錄的季度和半年度營收,還透露已開始大規(guī)模量產(chǎn)5nm芯片,并且正在研發(fā)4nm工藝。按三星原定規(guī)劃,它將從2020年8月開始大規(guī)模生產(chǎn)三星5nm Exynos芯片。目前宣布采用三星5nm工藝制程有高通、谷歌等。但近日有報道稱,三星在5nm EUV工藝良品率方面遇到問題。而在更先進(jìn)的3nm工藝上,三星率先采用了突破性的GAA環(huán)繞柵極晶體管技術(shù),以制造出密度更高的芯片。臺積電3nm則繼續(xù)沿用FinFET晶體管架構(gòu),到第二代3nm或2nm才會升級到GAA技術(shù)。


在今天的臺積電技術(shù)研討會上,臺積電分享了一些可以超越3nm的行業(yè)進(jìn)展,如nanosheet、nanowire等技術(shù),以及高遷移率通道、2D晶體管和碳納米管等新材料,不過它并未提供關(guān)于將采用何種技術(shù)的細(xì)節(jié)。臺積電已深耕nanosheet技術(shù)超過15年,并已證明其可以生產(chǎn)在0.46V下工作的32Mb納米片SRAM器件。臺積電還確定了幾種適用于2D的非硅材料,它們可以將溝道厚度控制在1nm以下。另外臺積電也在研究碳納米管這種新型底材。與此同時,無論是臺積電還是三星,都在加快研發(fā)更先進(jìn)的封裝技術(shù)。

04結(jié)語:更先進(jìn)的工藝競爭,不確定的未來

7nm、5nm、3nm、2nm……隨著先進(jìn)制程節(jié)點逐漸趨于零值,新的問題正擺在先進(jìn)芯片制造商們面前。一方面,一些業(yè)內(nèi)人士開始探討,是不是有更加科學(xué)合理的命名法,來取代現(xiàn)有芯片制程命名邏輯。另一方面,并非所有芯片都需要追求最先進(jìn)的制程工藝。芯片縮放固然有助于提高性能,但隨著芯片制造工藝不斷逼近物理極限,成本越來越高,增益卻在減少,綜合性價比未必會有競爭力。當(dāng)然無論前路存在多少不確定性,先進(jìn)制程仍將是臺積電、三星與英特爾這三大巨頭角逐最先進(jìn)技術(shù)的戰(zhàn)場,或許,未來的入局者還會有中芯國際。


*博客內(nèi)容為網(wǎng)友個人發(fā)布,僅代表博主個人觀點,如有侵權(quán)請聯(lián)系工作人員刪除。



關(guān)鍵詞:

相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉