Tensilica實現(xiàn)對Synopsys和Cadence支持
——
Tensilica利用Synopsys的Power Compiler™的低功耗優(yōu)化能力,同時在Xtensa LX內(nèi)核和所有設(shè)計者自定義的擴展功能中自動的插入精細度時鐘門控,從而降低動態(tài)功耗。新自動生成的Xtensa布線腳本可以自動的將設(shè)計者自定義的功耗結(jié)構(gòu)輸入到布線工具中去,同時也可以自動的將電氣參數(shù)從特定工具的工藝文件輸入到更好的寄生效應(yīng)模型中減小寄生效應(yīng)對決定所有深亞微米技術(shù)的信號延遲的互連線的影響。
串繞的避免和時鐘歪斜/插入是90納米工藝下關(guān)鍵的設(shè)計要求。Tensilica的新腳本能夠自動的支持Cadence用來做串繞分析的CeltIC工具。在Synopsys的Astro和Cadence的SoC Encounter中的布圖布線工具中,Tensilica的新腳本通過使用“有用歪斜模式(useful skew modes)”來實現(xiàn)最大時鐘速率。
評論