新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > LXI總線數(shù)字化儀模塊設(shè)計

LXI總線數(shù)字化儀模塊設(shè)計

—— Design of a LXI Bus Digitizer Instrument Module
作者:楊江濤 黃珍元 中國電子科技集團公司第41研究所電子測試技術(shù)重點實驗室 時間:2011-04-27 來源:電子產(chǎn)品世界 收藏

  引言

本文引用地址:http://m.butianyuan.cn/article/119034.htm

  LXI是基于以太網(wǎng)技術(shù)等工業(yè)標(biāo)準(zhǔn),由中小型總線模塊組成的新型儀器平臺。它由安捷倫公司和VXI科技公司于2004年9月共同合作成立的LXI聯(lián)盟提出的,利用現(xiàn)有Ethernet標(biāo)準(zhǔn)、Internet工具、LAN協(xié)議、IEC物理尺寸和IVI驅(qū)動程序的各方優(yōu)點,使測試系統(tǒng)的互連平臺轉(zhuǎn)向更高速的PC標(biāo)準(zhǔn)的I/O,是構(gòu)成新一代合成儀器平臺的標(biāo)準(zhǔn)。

  數(shù)字化儀模塊能夠?qū)煞N標(biāo)準(zhǔn)頻率的中頻信號進行數(shù)據(jù)采集和數(shù)字中頻處理與分析,并且給出幅頻特性分析結(jié)果、也可以直接輸出數(shù)字中頻I/Q數(shù)據(jù),提供給其他分析設(shè)備進行用戶需要的特定分析。

  總體實現(xiàn)方案

  數(shù)字化儀模塊主要包括中頻信號處理通路、高速ADC、基于的數(shù)字中頻信號處理、數(shù)據(jù)存儲單元以及嵌入式微處理器等部分,具體實現(xiàn)方案如圖1所示。中頻信號處理通路部分主要完成模擬中頻信號預(yù)采樣處理、程控增益控制、抗混疊濾波等,處理后的中頻信號經(jīng)過高速ADC采樣,采樣得到的數(shù)字中頻信號首先送到進行數(shù)字下變頻、數(shù)字濾波等處理后得到IQ兩路數(shù)據(jù),再存儲在存儲器中,然后由進行本地數(shù)據(jù)運算,以得到要分析信號相應(yīng)的特性信息。IQ數(shù)據(jù)也可以直接送到模塊前面板,即IQ數(shù)據(jù)輸出。嵌入式微處理器是整個模塊的控制核心,完成系統(tǒng)間的通訊、圖形控制,同時提供豐富的接口。

  關(guān)鍵電路實現(xiàn)

  中頻信號處理通路設(shè)計

  由于中頻數(shù)字化儀模塊能夠?qū)煞N頻率的中頻信號進行采樣與信號處理,因此整個中頻信號通道覆蓋兩種中頻帶寬。中頻信號處理通路主要完成中頻信號濾波、信號放大、抗混疊濾波以及對數(shù)檢波和預(yù)采樣等。中頻信號在進入模塊通道后,首先進行低通濾波,濾除中頻信號中的高頻分量,濾波后需要對信號進行放大控制,以滿足ADC的采樣要求。信號進入ADC之前要進行抗混疊濾波處理,在抗混疊濾波電路部分信號通道分成兩路,進行第一種中頻信號分析時,通過控制開關(guān)選擇第一中頻濾波通道;進行第二種中頻信號分析時,選擇第二中頻濾波通道。信號通道前端的對數(shù)檢波及預(yù)采樣電路輔助程控增益放大器實現(xiàn)模塊整個通道0dB~30dB的自動增益功能。同時為提高模塊的動態(tài)范圍,在中頻信號進入高速ADC之前設(shè)計有噪聲疊加電路。具體實現(xiàn)原理如圖2所示。

  ADC電路設(shè)計

  數(shù)字化儀模塊ADC采用14位、130Msps模數(shù)轉(zhuǎn)換器(ADC),為減小信號干擾,采用模擬差分輸入方式。轉(zhuǎn)換器的數(shù)字輸出為低功耗LVDS、二元補碼數(shù)據(jù)格式,以方便后續(xù)數(shù)據(jù)處理。


上一頁 1 2 3 下一頁

關(guān)鍵詞: LXI總線 FPGA DSP IEEE1588 201104

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉