新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > Altera樹立新里程碑發(fā)布首款28nmFPGA開發(fā)套件

Altera樹立新里程碑發(fā)布首款28nmFPGA開發(fā)套件

—— 能夠測量并評估從600 Mbps到12.5 Gbps的收發(fā)器鏈路性能
作者: 時間:2011-09-08 來源:中電網(wǎng) 收藏

  公司日前宣布開始提供第一款帶有28-nm 的開發(fā)套件——Stratix V GX 信號完整性套件,在推動業(yè)界28-nm 發(fā)展方面樹立了新里程碑。這一全功能套件支持設(shè)計工程師加速高性能系統(tǒng)的設(shè)計和開發(fā),滿足了業(yè)界對提高帶寬的需求。Stratix V GX FPGA信號完整性開發(fā)套件為用戶提供的平臺能夠測量并評估從600 Mbps到12.5 Gbps的收發(fā)器鏈路性能。

本文引用地址:http://m.butianyuan.cn/article/123404.htm

  Stratix V GX FPGA信號完整性開發(fā)套件采用高級均衡功能實現(xiàn)器件的高速串行收發(fā)器。用戶可以使用板上SMA以及包括Molex Impact和Amphenol XCede在內(nèi)的流行背板連接器進(jìn)行真實的系統(tǒng)分析。這些內(nèi)置高速背板連接器用于評估定制背板性能以及鏈路BER。用戶還可以通過使用方便的用戶界面來產(chǎn)生并檢查偽隨機(jī)二進(jìn)制序列(PRBS)碼型。

  LeCroy公司Bogatin企業(yè)信號完整性專家Eric Bogatin博士評論說:“為滿足當(dāng)今高端通信系統(tǒng)日益增長的數(shù)據(jù)速率和帶寬需求,SERDES供應(yīng)商加大了在硬件上的信號和電源完整性投入。的Stratix V收發(fā)器信號完整性開發(fā)套件為評估用戶應(yīng)用的收發(fā)器性能提供理想的平臺,加速了新設(shè)計的開發(fā)。”

  利用Stratix V FPGA信號完整性開發(fā)套件,用戶可以驗證目前最流行協(xié)議標(biāo)準(zhǔn)的兼容性,包括10GbE、10GBASE-KR、PCI Express (PCIe) Gen1, Gen2和Gen3、Serial RapidIO、Gigabit Ethernet (GbE)、10 GbE XAUI、CEI-6G、CEI-11G、HD-SDI、Interlaken和光纖通道等。開發(fā)套件含有一塊基于Stratix V GX FPGA的開發(fā)板,Quartus® II軟件的一年許可,以及設(shè)計實例,還可以使用的MegaCore® IP庫,包括Nios II嵌入式設(shè)計套裝。



關(guān)鍵詞: Altera FPGA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉