新聞中心

EEPW首頁(yè) > 技術(shù)方案 > 為你的輸入找到最合適的匹配

為你的輸入找到最合適的匹配

作者: 時(shí)間:2011-10-13 來源:電子產(chǎn)品世界 收藏

  Dave:因此,反饋回路實(shí)際上“糾正”了由10k(并聯(lián)的R1和R2……固定電阻)、反饋C1(固定電容)和輸入C(可變電容)組成的不同的時(shí)間常數(shù),見圖2。但是正輸入端不會(huì)受到影響。如果反饋網(wǎng)絡(luò)出現(xiàn)相位滯后(phase lag),放大器將由輸出端出現(xiàn)的相位超前(phase lead)來響應(yīng)。

本文引用地址:http://m.butianyuan.cn/article/124446.htm

  T博士:這是由于反饋方程改變了反饋網(wǎng)絡(luò)的結(jié)果。

  Dave:是的,我將給我們有興趣的讀者留下一些思考。但是,反饋中一個(gè)低通會(huì)在輸出端產(chǎn)生高通,反饋中的高通會(huì)在輸出端產(chǎn)生低通。有趣的是,反饋中的延遲要比輸出中的提前……因此,我可以預(yù)測(cè),明天的市場(chǎng)上將會(huì)有足夠多的延遲線和運(yùn)算放大器!

  T博士:我覺得你這里的邏輯有一些問題……

  Dave:當(dāng)然。如果你把這個(gè)概念推到極端,全部事情都會(huì)變得不穩(wěn)定……所以,我不會(huì)很快致富。但是,在小范圍內(nèi),效果十分有效。反饋中的一個(gè)小相位延遲會(huì)使輸出出現(xiàn)一個(gè)小相位超前。

  T博士:但是,你真正想要的是在兩個(gè)輸入端有相同的效果。

  Dave:我需要在輸入端增加電阻,這樣其RC乘積就可以匹配反饋RC乘積。

  

 

  圖2:不同輸入C的補(bǔ)償

  T博士:這聽起來幾乎就像雙極運(yùn)算放大器中的平衡DC電流。你需要使兩個(gè)輸入端的等效電阻相同,以盡量減少偏移。

  Dave:就是這樣!如果平衡了正輸入端和負(fù)輸入端的RC延遲,那么,當(dāng)C隨著信號(hào)變化時(shí),兩個(gè)RC將變化,并有效地相互抵消。所以,我在信號(hào)到正輸入端之間串聯(lián)了一個(gè)R(像在反饋R中那樣用一個(gè)C跨接)?,F(xiàn)在我在兩個(gè)輸入端得到了同樣的結(jié)果,就如同在DC的情況下,它們都會(huì)抵消。我的失真幾乎消失了!問題解決了。

  

 

  圖3:利用平衡輸入阻抗減少視頻失真(圖字:以度表示的相位失真;以dB表示的振幅失真)



關(guān)鍵詞: Intersil CMOS

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉