新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 市場(chǎng)分析 > 賽靈思發(fā)布世界最大容量FPGA

賽靈思發(fā)布世界最大容量FPGA

—— 將晶體管數(shù)業(yè)界當(dāng)前紀(jì)錄翻一番
作者: 時(shí)間:2011-10-27 來(lái)源:半導(dǎo)體制造 收藏

  公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出首批 Virtex?-7 2000T ,這是利用68 億個(gè)晶體管打造的世界容量最大的可編程邏輯器件,為客戶提供了無(wú)與倫比的200 萬(wàn)個(gè)邏輯單元,相當(dāng)于 2,000 萬(wàn)個(gè) ASIC 門(mén),專(zhuān)門(mén)針對(duì)系統(tǒng)集成、ASIC 替代以及 ASIC 原型和模擬仿真的市場(chǎng)需求。堆疊硅片互聯(lián) (SSI) 技術(shù)的應(yīng)用成就了大容量,而2.5D IC堆疊技術(shù)的率先應(yīng)用, 使得能夠?yàn)榭蛻籼峁﹥杀队谕?lèi)競(jìng)爭(zhēng)產(chǎn)品的容量并超越摩爾定律的發(fā)展速度。 而這是單硅片在 28nm工藝節(jié)點(diǎn)所根本無(wú)法實(shí)現(xiàn)的??蛻衾觅愳`思 Virtex-7 2000T FPGA可以 替代大容量ASIC,在總體投入成本相當(dāng)?shù)那闆r下, 把開(kāi)發(fā)時(shí)間提高2/3;同時(shí)創(chuàng)建集成系統(tǒng),提高系統(tǒng)帶寬,并因?yàn)楸苊饬薎 / O互連而大幅降低功耗。此外還可以加速先進(jìn)ASIC系統(tǒng)的原型設(shè)計(jì)和模擬仿真。

本文引用地址:http://m.butianyuan.cn/article/125090.htm

  賽靈思可編程平臺(tái)開(kāi)發(fā)高級(jí)副總裁 Victor Peng 指出:“Virtex-7 2000T FPGA 標(biāo)志著賽靈思創(chuàng)新和行業(yè)協(xié)作史上的一個(gè)重大里程碑。對(duì)于客戶而言, 其重大意義在于如果沒(méi)有堆疊硅片互聯(lián) (SSI) 技術(shù),至少要等演進(jìn)到下一代工藝技術(shù),才有可能在單個(gè)FPGA中實(shí)現(xiàn)如此大的晶體管容量?,F(xiàn)在,有了Virtex-7 2000T FPGA, 客戶能立即為現(xiàn)有設(shè)計(jì)增添新的功能,不必采用 ASIC,單個(gè)FPGA 解決方案就能達(dá)到3-5個(gè) FPGA 解決方案的功能,因而可大幅降低成本?;蛘攥F(xiàn)在就可以開(kāi)始采用我們的最大容量FPGA進(jìn)行原型設(shè)計(jì)和構(gòu)建系統(tǒng)仿真器,和通常的更新?lián)Q代速度相比, 至少可以提前一年時(shí)間。”

  從歷史上看,F(xiàn)PGA 產(chǎn)品系列中的最大器件通常是最后才向客戶推出的,這是因?yàn)榘雽?dǎo)體工藝的發(fā)展有一個(gè)爬斜坡的過(guò)程,最大器件的單位晶圓良率達(dá)到一定水平才能在經(jīng)濟(jì)上做到可行,這是需要時(shí)間的。賽靈思的 SSI 技術(shù)突破了這一挑戰(zhàn),通過(guò)將四個(gè)不同 FPGA 芯片在無(wú)源硅中介層上互聯(lián),構(gòu)建了世界最大容量的可編程邏輯器件,從而解決了無(wú)缺陷大型單芯片的制造挑戰(zhàn)。

  ARM 設(shè)計(jì)技術(shù)和自動(dòng)化副總裁 John Goodenough 指出:“ARM 公司很高興與賽靈思合作,在我們的驗(yàn)證基礎(chǔ)架構(gòu)中部署業(yè)界領(lǐng)先的 Virtex-7 2000T 器件。這一新型器件支持一種靈活而有針對(duì)性的模擬仿真架構(gòu),能大幅提升容量,使我們能夠針對(duì)ARM的下一代處理器更加輕松地進(jìn)行全面的系統(tǒng)驗(yàn)證與確認(rèn)。”

  Virtex-7 2000T 器件還為設(shè)備制造商提供了一個(gè)集成的平臺(tái),能幫助他們?cè)谔嵘阅芎凸δ艿耐瑫r(shí)降低功耗。由于消除了電路板上不同 IC 間的 I/O 接口,系統(tǒng)的整體功耗得以顯著降低。同時(shí),因?yàn)殡娐钒迳闲枰?IC 器件數(shù)量減少,客戶能降低材料清單成本、測(cè)試和開(kāi)發(fā)成本。此外, 由于芯片在硅中介層上并排放置,SSI 技術(shù)能夠避免多個(gè)芯片堆疊造成的功耗和可靠性問(wèn)題。中介層在每個(gè)芯片間提供 10,000 多個(gè)高速互聯(lián),可支持各種應(yīng)用所需要的高性能集成。

  Virtex-7 2000T FPGA為客戶提供了通常只有大容量 ASIC 才具備的容量、性能和功耗水平,更增加了可重編程的優(yōu)勢(shì)。由于越來(lái)越多的系統(tǒng)和市場(chǎng)對(duì) ASIC 的開(kāi)發(fā)成本感到難以承受,Virtex-7 2000T FPGA 為那些面臨 ASIC 修改風(fēng)險(xiǎn)和超過(guò)5,000萬(wàn)美元的28nm 定制 ICNRE成本的設(shè)計(jì), 提供了一個(gè)獨(dú)特的、可擴(kuò)展的替代解決方案。

  賽靈思所有 28nm 器件(Artix?-7、Kintex?-7、Virtex?-7 FPGA 和 Zynq?-7000 EPP)均采用統(tǒng)一架構(gòu),能夠在同一系列的不同產(chǎn)品間以及不同系列的產(chǎn)品間支持設(shè)計(jì)和 IP 重用。這些器件均采用臺(tái)積電的 28nm HPL(低功耗高介電層金屬閘技術(shù))工藝制造,這樣制造出來(lái)的 FPGA 靜態(tài)功耗比同類(lèi)競(jìng)爭(zhēng)產(chǎn)品降低一半。隨著器件容量的增大,靜態(tài)功耗降低的意義越發(fā)顯著。Virtex-7 2000T 相對(duì)于采用多個(gè)FPGA實(shí)現(xiàn)的設(shè)計(jì)方案而言,功耗更低,其中 28nm HPL 起到了關(guān)鍵作用。



關(guān)鍵詞: 賽靈思 FPGA

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉