新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 新品快遞 > Altera發(fā)布業(yè)界第一個(gè)面向FPGA的OpenCL計(jì)劃

Altera發(fā)布業(yè)界第一個(gè)面向FPGA的OpenCL計(jì)劃

—— OpenCL標(biāo)準(zhǔn)是基于C語(yǔ)言的開(kāi)放標(biāo)準(zhǔn)適用于并行編程
作者: 時(shí)間:2011-11-17 來(lái)源:電子產(chǎn)品世界 收藏

  公司今天發(fā)布和SoC 的開(kāi)放計(jì)算語(yǔ)言(OpenCL)標(biāo)準(zhǔn)開(kāi)發(fā)計(jì)劃。OpenCL標(biāo)準(zhǔn)是基于C語(yǔ)言的開(kāi)放標(biāo)準(zhǔn),適用于并行編程。的OpenCL計(jì)劃結(jié)合了的并行能力以及OpenCL標(biāo)準(zhǔn),實(shí)現(xiàn)強(qiáng)大的系統(tǒng)加速功能。與使用Verilog或者VHDL等底層硬件描述語(yǔ)言(HDL)的傳統(tǒng)FPGA開(kāi)發(fā)方法相比,這一混合系統(tǒng)(CPU + FPGA,使用OpenCL標(biāo)準(zhǔn))還具有明顯的產(chǎn)品及時(shí)面市優(yōu)勢(shì)。通過(guò)其OpenCL計(jì)劃,與多名用戶合作,擴(kuò)展了大學(xué)計(jì)劃,支持在學(xué)術(shù)界面向FPGA開(kāi)發(fā)的OpenCL標(biāo)準(zhǔn),根據(jù)用戶反饋,主動(dòng)促進(jìn)OpenCL標(biāo)準(zhǔn)的發(fā)展。用戶早期評(píng)估結(jié)果表明,與多核CPU解決方案相比,性能提高了35倍,與HDL開(kāi)發(fā)的FPGA解決方案相比,開(kāi)發(fā)時(shí)間縮短了50%。

本文引用地址:http://m.butianyuan.cn/article/126024.htm

  

 

  由名為Khronos集團(tuán)的業(yè)界聯(lián)盟開(kāi)發(fā),OpenCL標(biāo)準(zhǔn)是開(kāi)放的免版稅標(biāo)準(zhǔn),支持混合系統(tǒng)的跨平臺(tái)并行編程。作為標(biāo)準(zhǔn)并行語(yǔ)言,OpenCL標(biāo)準(zhǔn)支持編程人員使用熟悉的C語(yǔ)言開(kāi)發(fā)跨平臺(tái)代碼,從CPU到GPU,現(xiàn)在擴(kuò)展到FPGA。

  通過(guò)采用OpenCL混合體系結(jié)構(gòu),系統(tǒng)規(guī)劃人員提高了設(shè)計(jì)中需要大量算法部分的性能,還能夠?qū)a(chǎn)品盡快推向市場(chǎng)。目標(biāo)應(yīng)用從包括天氣和金融建模等在內(nèi)的高性能計(jì)算到高級(jí)雷達(dá)系統(tǒng)、醫(yī)療成像以及視頻編碼和處理等——任何需要快速計(jì)算的系統(tǒng),這些計(jì)算可以并行實(shí)現(xiàn)。

  Altera軟件和IP工程副總裁Udi Landen評(píng)論說(shuō):“在C編程環(huán)境中,OpenCL標(biāo)準(zhǔn)支持設(shè)計(jì)人員利用并行體系結(jié)構(gòu)加速其設(shè)計(jì),提高效能。多年以來(lái)我們一直積極主動(dòng)的參與OpenCL開(kāi)發(fā),現(xiàn)在與業(yè)界聯(lián)盟、用戶的系統(tǒng)規(guī)劃人員以及學(xué)術(shù)界合作,推動(dòng)OpenCL標(biāo)準(zhǔn)中對(duì)FPGA的支持。”

  OpenCL標(biāo)準(zhǔn)在“主”代碼和“內(nèi)核”代碼之間提供自然劃分,主代碼是純軟件,采用標(biāo)準(zhǔn)C/C++進(jìn)行編寫(xiě),可以在任何類(lèi)型的微處理器上執(zhí)行,而內(nèi)核代碼采用OpenCL C語(yǔ)言編寫(xiě),運(yùn)行在加速器上。通過(guò)對(duì)算法進(jìn)行設(shè)計(jì),系統(tǒng)規(guī)劃人員可以選擇哪些功能作為FPGA器件中的內(nèi)核進(jìn)行加速,以提高系統(tǒng)性能。多個(gè)內(nèi)核可以并行工作,進(jìn)一步加速處理。主機(jī)通過(guò)一組庫(kù)線程與加速器通信,進(jìn)行了一些擴(kuò)展,支持編程人員針對(duì)計(jì)算量最大的代碼部分設(shè)定并行處理和存儲(chǔ)器級(jí)。



關(guān)鍵詞: Altera FPGA

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉