新聞中心

EEPW首頁 > 網(wǎng)絡(luò)與存儲 > 業(yè)界動態(tài) > 爾必達(dá)宣布移動設(shè)備DDR3內(nèi)存開發(fā)完成

爾必達(dá)宣布移動設(shè)備DDR3內(nèi)存開發(fā)完成

—— 爾必達(dá)這一產(chǎn)品瞄準(zhǔn)的應(yīng)該是ARM Cortex-A15架構(gòu)SoC上市后的廣大市場空間
作者: 時間:2011-11-25 來源:cnbeta 收藏

  日本公司近日宣布,針對下一代移動設(shè)備如智能手機和平板電腦的LP顆粒開發(fā)完成,預(yù)計年底開始試產(chǎn),2012年下半年開始量產(chǎn)。目前市面上的所今ARM架構(gòu)SoC處理器以及新鮮亮相的NVIDIA Tegra 3,高通Snapdragon S4集成的內(nèi)存控制器均為LPDDR2。這一產(chǎn)品瞄準(zhǔn)的應(yīng)該是ARM Cortex-A15架構(gòu)SoC上市后的廣大市場空間,以及有可能加入戰(zhàn)局的Intel Medfield核心SoC。

本文引用地址:http://m.butianyuan.cn/article/126337.htm

  新鮮研發(fā)的LP顆粒采用30nm CMOS制程,F(xiàn)BGA封裝,顆粒帶寬32bit。速度方面最高可達(dá)1600Mbps(等效DDR3-1600),內(nèi)存帶寬可達(dá)6.4GB/s。

  功耗方面,新的LP顆粒運行電壓1.2V,相比上代LPDDR2功耗可減少約25%。此外,還可采用PoP(Package on Package)堆疊式封裝制造8Gbit或16Gbit的顆粒。



關(guān)鍵詞: 爾必達(dá) DDR3內(nèi)存

評論


技術(shù)專區(qū)

關(guān)閉