新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Microsemi發(fā)布第十版Libero SoC集成式設計環(huán)境

Microsemi發(fā)布第十版Libero SoC集成式設計環(huán)境

—— 下一代解決方案可簡化定制化SoC的設計工作
作者: 時間:2011-12-19 來源:電子產(chǎn)品世界 收藏

  致力于提供幫助功率管理、安全、可靠與高性能半導體技術(shù)產(chǎn)品的領(lǐng)先供應商美高森美公司( Corporation) 發(fā)布Libero v10.0 (第十版Libero )。這一新版Libero集成式設計環(huán)境(IDE)可為系統(tǒng)單芯片()設計人員提供多項新功能,包括提升易用性、增加嵌入式設計流程的集成度,以及“按鍵式”(pushbutton) 設計功能。

本文引用地址:http://m.butianyuan.cn/article/127131.htm

  Libero SoC v10.0是構(gòu)建在內(nèi)置ARM微控制器的閃存型(flash-based)FPGA專業(yè)技術(shù)基礎上,可為SmartFusion定制化SoC (cSoC)客戶提供完全集成的嵌入式設計流程。新的IDE還能支持的IGLOO、ProASIC3和Fusion等產(chǎn)品線。此外,與業(yè)界領(lǐng)先軟件IDE、Keil、IAR以及Microsemi eclipse-based SoftConsole嵌入式軟件開發(fā)環(huán)境的更緊密集成,可讓開發(fā)人員輕松從組件配置轉(zhuǎn)移至固件開發(fā)。Libero SoC v10.0也可為采用內(nèi)置在Microsemi FPGA中的軟處理器的客戶提供支持。

  Libero SoC v10.0的增強功能可提升設計人員的生產(chǎn)力并縮短設計周期。它的按鍵式功能可為從綜合到對已連接的目標設備進行編程的整個設計流程提供只需單次按鍵的簡單操作。Microsemi集成式SmartDesign繪圖模塊級(block-level)平臺增加了外圍拖放配置與總線式(bus-based) IP的自動連接功能。同時,增強的項目管理員簡報與操作功能也使設計環(huán)境其更清晰、好用。Libero SoC v10.0將繼續(xù)保留所有Libero之前版本所具備的功能與特性,包括SmartPower、SmartTime和多重檢測導航器。



關(guān)鍵詞: Microsemi SoC

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉