新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 賽靈思專題 > FAQ-堆疊硅片互聯(lián)技術(shù)問(wèn)題解答

FAQ-堆疊硅片互聯(lián)技術(shù)問(wèn)題解答

——
作者: 時(shí)間:2011-12-29 來(lái)源:電子產(chǎn)品世界 收藏

  1. 今天宣布推出什么產(chǎn)品?

本文引用地址:http://m.butianyuan.cn/article/127571.htm

  采用了稱之為“堆疊硅片互聯(lián)技術(shù)”的 3D 封裝方法,該技術(shù)采用無(wú)源芯片中介層、微凸塊和硅通孔 (TSV)技術(shù),實(shí)現(xiàn)了多芯片可編程平臺(tái)。對(duì)于那些需要高密度晶體管和邏輯、以及需要極大的處理能力和帶寬性能的市場(chǎng)應(yīng)用而言,這些28nm平臺(tái)和單芯片方法相比,將提供更大的容量,更豐富的資源,并顯著降低功耗。

  2. 所謂的“超越摩爾定律”是什么意思?

  到目前為止, 的所有工藝節(jié)點(diǎn)都遵循摩爾定律的發(fā)展,邏輯容量提高一倍,則成本降低一半。遺憾的是,僅僅依靠摩爾定律的發(fā)展速度,已不能滿足市場(chǎng)對(duì)可控功耗范圍內(nèi)實(shí)現(xiàn)更多資源以及更高代工廠良率的無(wú)止境的需求。堆疊硅片互聯(lián)技術(shù)使賽靈思能夠推出一款可有效解決上述難題的可編程解決方案。

  3. 為什么客戶不能簡(jiǎn)單地把兩個(gè)或更多 連接起來(lái)實(shí)現(xiàn)大規(guī)模設(shè)計(jì)?

  這種簡(jiǎn)單連接的方法有三大缺點(diǎn):一是可用 I/O 數(shù)量有限,不足以連接用以供分區(qū)設(shè)計(jì)中不同 間信號(hào)傳輸?shù)膹?fù)雜網(wǎng)絡(luò),同時(shí)也難以連接 FPGA 到系統(tǒng)其它器件;二是 FPGA 間傳輸信號(hào)的時(shí)延限制了性能;三是在多個(gè) FPGA 之間用標(biāo)準(zhǔn)器件 I/O 創(chuàng)建邏輯連接會(huì)引起不必要的功耗。

  4. 使用堆疊硅片互聯(lián)技術(shù)時(shí)有沒(méi)有特殊的熱管理要求?

  沒(méi)有。由于中介層為無(wú)源的,因此除了FPGA 芯片消耗熱量外,不存在其它散熱問(wèn)題。因此,如果這么大的單片器件可以制造, 采用堆疊硅片互聯(lián)技術(shù)的 FPGA 產(chǎn)品就相當(dāng)于一個(gè)單芯片。

  5. 堆疊硅片互聯(lián)技術(shù)是否可靠?

  是的,很可靠。由于較薄的硅中介層可有效減弱內(nèi)部堆積的應(yīng)力,一般說(shuō)來(lái)堆疊硅片互聯(lián)技術(shù)封裝架構(gòu)的內(nèi)部應(yīng)力低于同等尺寸的單個(gè)倒裝 BGA 封裝,這就降低了封裝的最大塑性應(yīng)變,熱機(jī)械性能也隨之得以提升。

  6. 堆疊硅片互聯(lián)技術(shù)生產(chǎn)的 FPGA主要針對(duì)那些人群?

  任何需要超過(guò)現(xiàn)有邏輯密度水平的高密度 FPGA 的客戶都能受益于采用堆疊硅片互聯(lián)技術(shù)的 FPGA 產(chǎn)品。通信、醫(yī)療、測(cè)試和測(cè)量、航空航天和國(guó)防、高性能計(jì)算以及ASIC 原型設(shè)計(jì)(仿真)等市場(chǎng)領(lǐng)域的客戶,當(dāng)他們希望使用FPGA來(lái)部署其下一代的、最苛刻的應(yīng)用時(shí), 都將有機(jī)會(huì)受益于早期供應(yīng)的資源最豐富的FPGA器件。由于無(wú)需在相鄰 FPGA 間通過(guò) I/O 接口和 PCB 走線來(lái)驅(qū)動(dòng)芯片,因此此前在系統(tǒng)中使用多個(gè) FPGA 的設(shè)計(jì)人員, 將享用到FPGA芯片之間更高的帶寬、更低的功耗、以及更快速的連接方式。

  7. 就采用堆疊硅片互聯(lián)技術(shù)的產(chǎn)品而言,賽靈思有哪些設(shè)計(jì)指南?

  賽靈思的 ISE® 設(shè)計(jì)套件將提供新的功能,助力基于堆疊硅片互聯(lián)技術(shù)的 FPGA 產(chǎn)品的設(shè)計(jì)工作。其中有設(shè)計(jì)規(guī)則檢查(DRCs)和軟件信息可引導(dǎo)用戶實(shí)現(xiàn) FPGA 芯片間的邏輯布局布線。此外,PlanAhead 和 FPGA Editor功能增強(qiáng)了基于堆疊硅片互聯(lián)技術(shù)的 FPGA 器件的圖示效果,有助于開(kāi)展互動(dòng)設(shè)計(jì)布局規(guī)劃、分析及調(diào)試。與此同時(shí),我們也正在編寫(xiě)并推出可以為用戶提供詳細(xì)的最佳設(shè)計(jì)實(shí)踐指南的應(yīng)用手冊(cè)。

  8. 客戶必須進(jìn)行設(shè)計(jì)分區(qū)嗎?軟件能否直接為他們進(jìn)行設(shè)計(jì)分區(qū)?

  軟件可自動(dòng)將設(shè)計(jì)分配到 FPGA 芯片中,無(wú)需任何用戶干預(yù)。如果需要,客戶可在特定 FPGA 芯片中進(jìn)行邏輯布局規(guī)劃。在沒(méi)有任何此類(lèi)約束的情況下,軟件工具可讓算法智能地在 FPGA 芯片內(nèi)放置相關(guān)邏輯,并遵循芯片間和芯片內(nèi)的連接和時(shí)序規(guī)則。

  9. 哪些產(chǎn)品將使用堆疊硅片互聯(lián)技術(shù)?

  Virtex®-7 2000T 器件是 Virtex-7 系列中最大型的產(chǎn)品,容量高達(dá) 200 萬(wàn)個(gè)邏輯單元,并采用 36 個(gè) 10.3 Gbps收發(fā)器,它將是首款采用該技術(shù)的產(chǎn)品。首批產(chǎn)品預(yù)計(jì)將于 2011 年下半年推出。

  10. 賽靈思的 7 系列產(chǎn)品是什么?

  2010 年 6 月宣布推出的新型 28nm Artix™-7、Kintex™-7 和 Virtex-7 系列產(chǎn)品將功率、性能/容量和性價(jià)比等方面的突破性創(chuàng)新技術(shù)與前所未有的高可擴(kuò)展性和生產(chǎn)率完美結(jié)合在一起,大大加強(qiáng)了賽靈思目標(biāo)設(shè)計(jì)平臺(tái)的戰(zhàn)略優(yōu)勢(shì),從而使更廣闊的用戶群體、終端市場(chǎng)和應(yīng)用都能更方便地應(yīng)用可編程邏輯。所有的 7 系列 FPGA 產(chǎn)品均采用基于 28nm 工藝技術(shù)實(shí)施的統(tǒng)一架構(gòu),專門(mén)針對(duì)低功耗高性能的融合進(jìn)行了精心優(yōu)化。這種獨(dú)特的融合不僅使總功耗銳降50%,性價(jià)比和系統(tǒng)性能雙雙提升 2 倍,同時(shí)也是全球首款集成了 200 萬(wàn)個(gè)邏輯單元的 FPGA(與前代產(chǎn)品相比,容量提升了 2.5 倍)。因此,設(shè)計(jì)人員現(xiàn)在能夠輕松滿足應(yīng)用擴(kuò)展需求,讓 28nm 產(chǎn)品系列支持各種系統(tǒng)性能、容量和成本要求,同時(shí)不超出功耗預(yù)算。

  11. 賽靈思 7 系列 FPGA 何時(shí)推出軟件?

  支持新型 FPGA 系列的早期 ISE® 設(shè)計(jì)套件軟件,已經(jīng)率先面向早期使用客戶和合作伙伴提供。

  28nm 器件何時(shí)開(kāi)始供貨?

  首批產(chǎn)品將于 2011 年第一季度開(kāi)始供貨。



關(guān)鍵詞: 賽靈思 FPGA

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉