德州儀器推出業(yè)界最快雙通道16位ADC
LMK04828 的主要特性與優(yōu)勢
本文引用地址:http://m.butianyuan.cn/article/138472.htm- 最高性能:245.76 MHz 下,可使用低噪聲壓控晶體振蕩器模塊實(shí)現(xiàn)不足 100fs 的 RMS 抖動(10 kHz 至 20 MHz);
- 性能及功能集成的獨(dú)特組合:可降低時鐘架構(gòu)的復(fù)雜性,同時還可提供能夠最大限度提高系統(tǒng)性能、減少系統(tǒng)組件數(shù)并降低材料清單 (BOM) 成本的選項(xiàng);
- 生成 JESD204B 子類 1 SYSREF:高速時鐘與 JESD204B SYSREF 伴侶信號配對,可實(shí)現(xiàn)多達(dá) 7 個子系統(tǒng) JESD204B 組件的定時同步;
- 更高的靈活性:
o 工作頻率為 2.5 GHz 或 2.9 GHz 的雙壓控振蕩器內(nèi)核可提供 7 對可編程時鐘輸出,能夠設(shè)置為 LVDS、低電壓正射極耦合邏輯 (LVPECL) 或高擺幅差分信號 (HSDS) 輸出格式,從而可實(shí)現(xiàn)最高的靈活性;
o 輸出對可配置為器件時鐘和 SYSREF 或者兩個器件時鐘來實(shí)施更多高速時鐘,充分滿足系統(tǒng)需求;
o 數(shù)字延遲、模擬延遲以及零延遲等可編程特性支持各種時鐘需求與架構(gòu)。
工具與支持
以下評估板 (EVM) 可用于加速采用最新 16 位及 14 位 250 MSPS ADC 的開發(fā):
- 支持 JESD204B 接口的 16 位 ADS42JB69SEK 與 14 位 ADS42JB49SEK;
- 支持 LVDS 接口的 16 位 ADS42LB69EVM 與 14 位 ADS42LB49EVM;
EVM 不但可連接 TSW1400EVM 高速數(shù)據(jù)采集與模式生成平臺實(shí)現(xiàn)數(shù)據(jù)分析,而且還可連接 Altera 與 Xilinx 的 FPGA 開發(fā)平臺。此外,ADS42LB69 與 ADS42LB49 的 IBIS 模型還可用來驗(yàn)證電路板信號完整性需求。
LMK04828EVM 評估板現(xiàn)已開始提供。時鐘設(shè)計(jì)工具與 CodeLoader 軟件可實(shí)現(xiàn)定時解決方案的產(chǎn)品選擇、設(shè)計(jì)與仿真。
TI E2E社區(qū)的高速數(shù)據(jù)轉(zhuǎn)換器與時鐘及定時器論壇可為工程師提供支持,工程師可向 TI 專家咨詢問題。
供貨情況與封裝
采用 9 毫米 × 9 毫米 QFN 封裝的 16 位 ADS42JB69 (JESD204B) 及 ADS42LB69 (LVDS) 與 14 位 ADS42JB49 (JESD204B) 及 ADS42LB49 (LVDS) 均已開始提供樣片。ADS42JB69 與 ADS42LB69 以及 ADS42JB49 與 ADS42LB49 將于 2013 年第 3 季度投入量產(chǎn)。
采用 9 毫米 × 9 毫米 QFN 封裝的 LMK04828 現(xiàn)已開始提供樣片,并將于 2013 年第 1 季度供貨。對于需要 VCO(工作頻率在 1.9 GHz 或 2.5 GHz 下)的系統(tǒng),LMK04826 將于 2013 年第 1 季度早期時候提供樣片,并將于該季度末投入量產(chǎn)。
評論