新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > CEVA推出MUST多內(nèi)核系統(tǒng)技術(shù)

CEVA推出MUST多內(nèi)核系統(tǒng)技術(shù)

—— 為CEVA-XC DSP架構(gòu)框架增添矢量浮點(diǎn)功能
作者: 時(shí)間:2013-03-05 來源:電子產(chǎn)品世界 收藏

  全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器()內(nèi)核授權(quán)廠商公司發(fā)布一系列先進(jìn)處理器和多內(nèi)核技術(shù),進(jìn)一步提升用于包括無線終端、室外小型基站(small cell)、接入點(diǎn)、城區(qū)(Metro)和宏基站等高性能無線應(yīng)用的-XC 架構(gòu)框架。新提升特性包括:全面的多內(nèi)核特性、高吞吐量矢量浮點(diǎn)處理和一整套提供高功率效率硬件-軟件區(qū)分的協(xié)處理器引擎。與領(lǐng)先的OEM廠商、無線半導(dǎo)體廠商和IP合作伙伴密切合作,一起定義和優(yōu)化這些技術(shù)。

本文引用地址:http://m.butianyuan.cn/article/142713.htm

  市場(chǎng)分析機(jī)構(gòu)The Linley Group高級(jí)分析師J. Scott Gardner評(píng)論道:“除了在無線基帶設(shè)計(jì)中提升性能并降低成本和功耗外, CEVA-XC架構(gòu)新的提升為SoC設(shè)計(jì)人員提供了在多內(nèi)核設(shè)計(jì)中開發(fā)和優(yōu)化高速數(shù)據(jù)流的全面環(huán)境。而且,使用ARM最新的互連和一致性協(xié)議,以及先進(jìn)的自動(dòng)數(shù)據(jù)通信管理器和動(dòng)態(tài)調(diào)度(dynamic scheduling)軟件框架,使得CEVA成為現(xiàn)今唯一能夠支持如此廣泛基于的多內(nèi)核SoC的DSP授權(quán)許可廠商。結(jié)合矢量浮點(diǎn)支持和廣泛的協(xié)處理器引擎,CEVA-XC架構(gòu)框架含括了用于廣泛的用戶設(shè)備和基礎(chǔ)設(shè)施應(yīng)用的所有基本DSP平臺(tái)組件。”

  MUST™ - 先進(jìn)多內(nèi)核系統(tǒng)技術(shù)

  CEVA的MUST™是基于高速緩存的多內(nèi)核系統(tǒng)技術(shù),帶有先進(jìn)的高速緩存一致性、資源共享和數(shù)據(jù)管理支持。最初用于CEVA-XC,MUST™支持在對(duì)稱的多處理或非對(duì)稱的多處理系統(tǒng)架構(gòu)中集成多個(gè)CEVA-XC DSP內(nèi)核,以及廣泛的多內(nèi)核DSP處理專用技術(shù)。這些技術(shù)包括:

  • 使用共享任務(wù)庫的動(dòng)態(tài)調(diào)度
  • 通過軟件定義的基于硬件事件調(diào)度
  • 任務(wù)和數(shù)據(jù)驅(qū)動(dòng)共享資源管理
  • 帶有完全高速緩存一致性的先進(jìn)存儲(chǔ)器層次結(jié)構(gòu)支持
  • 無軟件干涉的先進(jìn)自動(dòng)控制數(shù)據(jù)通信管理,以及
  • 基于任務(wù)評(píng)價(jià)(task-awareness)的專用優(yōu)先區(qū)分方案

  為了推動(dòng)包含ARM®處理器和多個(gè)CEVA DSP的先進(jìn)多內(nèi)核SoC的開發(fā),CEVA已經(jīng)增加了用于ARM AXI4互連協(xié)議和AMBA 4 ACE高速緩存一致性擴(kuò)展的廣泛CEVA-XC架構(gòu)框架支持。這顯著簡(jiǎn)化了SoC設(shè)計(jì)的軟件開發(fā)和調(diào)試過程,同時(shí)減小軟件高速緩存管理開支以及處理器周期和外部存儲(chǔ)器帶寬。這樣的好處是在SoC中的處理器之間形成更緊密的集成,從而提升整個(gè)系統(tǒng)的能效和性能。

  完全支持矢量浮點(diǎn)處理

  LTE-Advanced 和802.11ac標(biāo)準(zhǔn)利用多輸入多輸出()處理,系統(tǒng)利用多個(gè)天線來傳輸和接收數(shù)據(jù)。為了在處理這些復(fù)雜數(shù)據(jù)流時(shí)達(dá)到超高精度和最佳性能,除了傳統(tǒng)的定點(diǎn)功能之外,CEVA在CEVA-XC矢量處理器單元中增加了浮點(diǎn)處理支持。浮點(diǎn)處理備有完全的矢量組件支持,在每個(gè)內(nèi)核周期中處理多達(dá)32個(gè)浮點(diǎn)運(yùn)算,以期滿足最嚴(yán)苛的無線基礎(chǔ)架構(gòu)應(yīng)用的性能要求,除了這些提升,CEVA推出用于高指標(biāo)的專用指令集架構(gòu)(ISA),包括802.11ac 4x4用例支持,進(jìn)一步擴(kuò)展技術(shù)領(lǐng)導(dǎo)地位。

  用于無線調(diào)制解調(diào)器的全套超低功耗協(xié)處理器

  為了進(jìn)一步優(yōu)化先進(jìn)無線系統(tǒng)的低功耗和性能,CEVA推出了一整套緊耦合擴(kuò)展(tightly-coupled extension, TCE)協(xié)處理器單元,這些協(xié)處理器滿足了調(diào)制解調(diào)器的功能需求,通過使用與CEVA-XC緊耦合的硬件來實(shí)現(xiàn)更高性能,目前CEVA的TCE包括:

  • 最大似然檢測(cè)器(MLD)
  • 3G de-spreader單元
  • 帶有NCO相位檢測(cè)的FFT
  • DFT
  • Viterbi
  • HARQ組合,以及
  • LLR壓縮/解壓縮

  這些緊耦合擴(kuò)展采用DSP存儲(chǔ)器和協(xié)處理器之間獨(dú)特的自動(dòng)低延遲數(shù)據(jù)通信管理來實(shí)現(xiàn),以期最大限度地減少DSP干預(yù),并且實(shí)現(xiàn)真正的并行協(xié)處理功能。CEVA將這些TCE作為完全集成和優(yōu)化的調(diào)制解調(diào)器參考架構(gòu)的一部分來提供,針對(duì)面向用戶設(shè)備、基礎(chǔ)架構(gòu)和Wi-Fi應(yīng)用的獲授權(quán)廠商,旨在降低總體功耗并大幅減少客戶的開發(fā)成本和上市時(shí)間。

  CEVA市場(chǎng)營銷副總裁Eran Briman評(píng)論道:“ 今天推出的一系列用于CEVA-XC的技術(shù)將大幅改善面向無線應(yīng)用的多內(nèi)核DSP SoC設(shè)計(jì)的性能、降低功耗、并縮短上市時(shí)間。在制訂規(guī)范過程中,我們與手機(jī)和基礎(chǔ)架構(gòu)市場(chǎng)的業(yè)界領(lǐng)導(dǎo)廠商密切合作,確保我們的IP超越無線行業(yè)所需的嚴(yán)苛規(guī)范要求。我們結(jié)合MUST多內(nèi)核系統(tǒng)技術(shù),支持矢量浮點(diǎn)運(yùn)算,同時(shí)全面支持ARM最新互連協(xié)議和大型特定功能緊密耦合擴(kuò)展集,進(jìn)一步增強(qiáng)了CEVA在通信DSP技術(shù)方面無與倫比的領(lǐng)導(dǎo)地位,并且為開發(fā)用于LTE-Advanced、Wi-Fi等應(yīng)用的高性能系統(tǒng)提供了全面的解決方案。”



關(guān)鍵詞: CEVA DSP MIMO

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉