美高森美發(fā)布System Builder設(shè)計(jì)工具
致力于提供低功耗、高安全性、高可靠性以及高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號:MSCC) 宣布SmartFusion®2 SoC FPGA用戶現(xiàn)在可以獲益于其新近發(fā)布的系統(tǒng)創(chuàng)建器(System Builder)設(shè)計(jì)工具。System Builder是Libero System-on-Chip (SoC)設(shè)計(jì)環(huán)境版本11.0中的功能強(qiáng)大的全新設(shè)計(jì)工具,目標(biāo)是加快客戶定義和使用基于ARM系統(tǒng)的 Smartfusion2 SOC FPGA的設(shè)計(jì)實(shí)現(xiàn)。
本文引用地址:http://m.butianyuan.cn/article/147055.htm美高森美公司的軟件與系統(tǒng)工程副總裁 Jim Davis提到:“System builder工具顯著簡化了美高森美公司Smartfusion2 SOC FPGA設(shè)計(jì)流程。隨著器件的復(fù)雜度增加,設(shè)計(jì)中的系統(tǒng)規(guī)范階段也越來越易于出差錯(cuò)。而使用System builder設(shè)計(jì)開發(fā)人員通過高層面的按步設(shè)計(jì)過程可以快速簡單的定義好所需要的系統(tǒng)結(jié)構(gòu)。”
System Builder的輸出是自動(dòng)生成的,并具有構(gòu)造自糾正特性(correct-by-construction),從而消除了在較傳統(tǒng)的工具流程中“通過手工”定義架構(gòu)時(shí)產(chǎn)生的錯(cuò)誤。這樣,System Builder可以大幅縮短復(fù)雜SoC FPGA的設(shè)計(jì)周期時(shí)間。
而且偏向軟件設(shè)計(jì)的工程師可以輕易創(chuàng)建一個(gè)嵌入式架構(gòu)然后開始自己的代碼開發(fā)。這樣可以簡化美高森美 SmartFusion2器件的使用,并且可讓更廣范圍的設(shè)計(jì)工程師使用SoC FPGA技術(shù)。增強(qiáng)的System Builder流程還可讓美高森美通過其內(nèi)部設(shè)計(jì)服務(wù)來輕易支持更多的客戶,可為最終客戶提供用于定制功能模塊的數(shù)字或混合信號設(shè)計(jì)、軟IP、固件開發(fā),甚至完整的設(shè)計(jì)。
System Builder用戶通過逐步引導(dǎo),經(jīng)由各個(gè)主要的SoC FPGA架構(gòu)模塊完成設(shè)計(jì)。這個(gè)設(shè)計(jì)過程使用高層面圖形界面,利用先前的架構(gòu)選擇并且指導(dǎo)用戶通過選擇選項(xiàng)和配置需要的嵌入式系統(tǒng)模塊,自動(dòng)生成最終的系統(tǒng)規(guī)范,并且具有構(gòu)造正確性。這個(gè)規(guī)范包括ARM處理器及其相關(guān)外設(shè),以及在FPGA結(jié)構(gòu)中實(shí)施的其它IP模塊的配置和互連。System Builder可以配置日益增多的用于高性能接口的IP模塊組合,包括DDR2/DDR3/LPDDR存儲控制器,以及使用5Gbps SERDES用于PCIe、XAUI (10 GbE) 和SGMII的串行接口。System Builder內(nèi)提供的其它基于結(jié)構(gòu)的參數(shù)化IP功能包括I2C、SPI、定時(shí)器、UART和PWM模塊,大量的經(jīng)過驗(yàn)證的IP功能可以快速、輕易地用于創(chuàng)建專用SoC,從而縮短全系列工業(yè)、通訊、航空和國防系統(tǒng)的上市時(shí)間。
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
評論