新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于SOPC的車輛息線控制器設(shè)計方案

基于SOPC的車輛息線控制器設(shè)計方案

作者: 時間:2011-08-22 來源:網(wǎng)絡(luò) 收藏
2.3 MVB幀接收器

本文引用地址:http://m.butianyuan.cn/article/150312.htm

  接收器實現(xiàn)的關(guān)鍵是有效數(shù)據(jù)幀的識別,實現(xiàn)思路類似于發(fā)送器,根據(jù)編碼校驗可以實現(xiàn)。另一個問題是與總線的接口方式,本采用了8位并行數(shù)據(jù)寬度輸出,加序號標(biāo)識的方法可以接收任意給定長度的有效數(shù)據(jù)。接收器的狀態(tài)機如圖6所示。

  2.4 Avalon總線接口

  采用Altera公司開發(fā)的Avalon交互式片上系統(tǒng)總線作為本總線訪問IP核的內(nèi)聯(lián)總線,連接IP核內(nèi)各個模塊。如圖7所示,總線訪問IP核結(jié)構(gòu)包括:編碼器模塊、解碼器模塊、宿端口刷新時間監(jiān)控模塊、一類設(shè)備邏輯控制模塊。總線訪問IP核內(nèi)共有4個Avalon從端口,其中NiosII主上設(shè)置了一個Avalon總線主端口,其他各個模塊上面均設(shè)置了Avalon總線從端口,由主控制總線上的數(shù)據(jù)流傳輸實現(xiàn)各個模塊的協(xié)同工作,其邏輯框圖如圖7所示。

MVB總線訪問IP核邏輯框圖

  3 片上系統(tǒng)MVB

3.1 總線訪問IP核與NiosII的系統(tǒng)集成

  利用QuartersII的 Builder工具,集成了1個32位NiosII軟核處理器、4 KB的片內(nèi)RAM、MVB總線訪問IP核(包括編碼器和解碼器)以及LCD控制模塊,在Altera的CycloneII FPGA上構(gòu)成了一個能實現(xiàn)MVB一類網(wǎng)絡(luò)節(jié)點功能的片上系統(tǒng),如圖8所示。圖9為Builder中各個功能模塊的凋用情況。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉