新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于DSP芯片TMS320DM642的嵌入式無(wú)線(xiàn)視頻監(jiān)控系統(tǒng)設(shè)計(jì)

基于DSP芯片TMS320DM642的嵌入式無(wú)線(xiàn)視頻監(jiān)控系統(tǒng)設(shè)計(jì)

作者: 時(shí)間:2011-01-10 來(lái)源:網(wǎng)絡(luò) 收藏

選用TMS320DM642作為系統(tǒng)CPU,并采用最新視頻編碼標(biāo)準(zhǔn)H.264壓縮算法,實(shí)現(xiàn)基于CDMA網(wǎng)絡(luò)傳輸?shù)臒o(wú)線(xiàn)視頻監(jiān)控和視頻數(shù)據(jù)存儲(chǔ)系統(tǒng)。

本文引用地址:http://m.butianyuan.cn/article/151108.htm

  隨著運(yùn)營(yíng)商在國(guó)內(nèi)大部分地區(qū)推出GRPS和CDMA1x公共無(wú)線(xiàn)數(shù)據(jù)網(wǎng)絡(luò),通過(guò)公共無(wú)線(xiàn)數(shù)據(jù)網(wǎng)絡(luò)傳輸視頻已成為當(dāng)今研究和應(yīng)用的熱點(diǎn),它能徹底解決微波方式的短距離問(wèn)題。由于公共無(wú)線(xiàn)數(shù)據(jù)網(wǎng)絡(luò)的帶寬比較窄且不穩(wěn)定,采用編碼效率不高的視頻壓縮算法(如H.263、MPEG-4等),傳輸效果不理想,無(wú)法滿(mǎn)足大多數(shù)監(jiān)控場(chǎng)合的要求。

  H.264是JVT制定的最新視頻壓縮標(biāo)準(zhǔn),比H.263和MPEG-4在同質(zhì)量時(shí)碼流可低50%,同時(shí)支持無(wú)線(xiàn)網(wǎng)絡(luò)傳輸,但其運(yùn)算復(fù)雜度也是H.263和MPEG-4的3-5倍,因此一般的CPU系統(tǒng)無(wú)法滿(mǎn)足要求。TMS320DM642是TI最新推出的高性能數(shù)字媒體處理器,指令最高可達(dá)4800MIPS,可以滿(mǎn)足實(shí)時(shí)H.264編碼算法的要求。

本文設(shè)計(jì)了基于TMS320DM642的嵌入式系統(tǒng),采用H.264視頻編碼算法,成功的開(kāi)發(fā)了基于CDMA傳輸?shù)臒o(wú)線(xiàn)視頻監(jiān)控系統(tǒng)。

1 無(wú)線(xiàn)視頻監(jiān)控系統(tǒng)構(gòu)成

  1.1 無(wú)線(xiàn)視頻監(jiān)控系統(tǒng)設(shè)計(jì)需求

  本系統(tǒng)要求采用嵌入式視頻發(fā)送終端,對(duì)采集視頻圖像進(jìn)行實(shí)時(shí)壓縮并通過(guò)CDMA網(wǎng)絡(luò)發(fā)送,接收端采用PC機(jī)對(duì)接收視頻數(shù)據(jù)進(jìn)行解碼并顯示。對(duì)于嵌入式視頻發(fā)送終端有如下需求:

 ?、僖宦稰AL/NTSC標(biāo)準(zhǔn)模擬視頻輸入,一路模擬音頻輸入;

 ?、诓捎肅DMA接入方式將視頻數(shù)據(jù)通過(guò)網(wǎng)絡(luò)發(fā)送;

  ③采用CF卡或硬盤(pán)對(duì)視頻進(jìn)行本地存儲(chǔ);

 ?、馨l(fā)送圖像和保存圖像的尺寸和幀率等參數(shù)可調(diào);

 ?、菘赏ㄟ^(guò)無(wú)線(xiàn)網(wǎng)絡(luò)進(jìn)行遠(yuǎn)程控制,并且要求低功耗。

  1.2 系統(tǒng)的總體設(shè)計(jì)

  由于CDMA無(wú)線(xiàn)網(wǎng)絡(luò)帶寬窄、帶寬波動(dòng)大,因此系統(tǒng)中采用H.264作為視頻壓縮算法。同時(shí)本地存儲(chǔ)與CDMA發(fā)送視頻在圖像尺寸和幀率上不同,需要采用兩個(gè)編碼結(jié)構(gòu)分別進(jìn)行編碼。

  圖1顯示了本系統(tǒng)的總體結(jié)構(gòu)框圖,系統(tǒng)主要包括DM642CPU、視頻輸入、音頻輸入/輸出、硬盤(pán)接口、串口和USB通信(USB2.0)等主要功能模塊,此外還包括實(shí)時(shí)時(shí)鐘(RTC)、顯示和I/O接口(LCDI/O)、SDRAM、FLASH和電源(POWER)模塊。下面將詳細(xì)地對(duì)各個(gè)功能模塊進(jìn)行一一分析和設(shè)計(jì)。

圖1 視頻發(fā)送終端系統(tǒng)框圖

2 無(wú)線(xiàn)視頻監(jiān)控系統(tǒng)硬件設(shè)計(jì)

  2.1 TMS320DM642簡(jiǎn)介

  TMS320DM642是TI推出的針對(duì)多媒體處理領(lǐng)域應(yīng)用的高性能數(shù)字媒體處理器。該處理器是專(zhuān)門(mén)為視頻與影像市場(chǎng)量身定制的,特別適用于VOIP視頻、視頻點(diǎn)播(VOD)、多信道數(shù)字視頻攝錄像應(yīng)用以及高品質(zhì)視頻編碼與解碼解決方案。

  DM642處理器內(nèi)部集成了TMS320C64X的DSP內(nèi)核,在600MHz運(yùn)行速度下,指令可達(dá)4800MIPS,由于其強(qiáng)大的運(yùn)算能力,可以實(shí)現(xiàn)實(shí)時(shí)的H.264編解碼算法。

  DM642內(nèi)部集成了外部?jī)?nèi)存接口(EMIF)控制單元,通過(guò)20根地址線(xiàn)和64位數(shù)據(jù)總線(xiàn)可直接與外部的SDRAM、FLASH進(jìn)行連接。本系統(tǒng)中由于采用100MHz的SDRAM,考慮到信號(hào)完整性,SDRAM直接與DM642連接,而FLASH通過(guò)總線(xiàn)加以驅(qū)動(dòng)后加以連接。

  2.2 視頻輸入模塊

  DM642具有三個(gè)視頻端口,支持多種分辨率和標(biāo)準(zhǔn),如CCIR601、ITU-BT.656、BT.1120等,每個(gè)端口為20bit位寬,可以被靈活的配置為一個(gè)20/16bit或兩個(gè)10/8bit通道。同時(shí),每個(gè)端口都可配置為視頻輸入或視頻輸出。本系統(tǒng)中采用VP0與SAA7113H相連進(jìn)行視頻輸入采集。

  SAA7113H為9bit視頻解碼器,其內(nèi)部有由視頻源選擇、反混疊濾波器和ADC組成的兩通道模擬預(yù)處理電路、增益控制、時(shí)鐘發(fā)生電路(CGC)、多標(biāo)準(zhǔn)數(shù)字解碼器、亮度飽和度控制電路等組成。

  它支持PAL、NATSC等多種視頻輸入格式,輸出支持標(biāo)準(zhǔn)的ITU.656YUV4∶2∶28bit格式,通過(guò)I2C總線(xiàn)進(jìn)行控制,只需一個(gè)24.576MHz外部晶振,采用3.3V電源、具有小于0.5W的功耗。SAA7113H與DM642接口見(jiàn)圖2。

圖2 SAA7113H與DM642接口

  2.3 音頻輸入輸出(CODEC)模塊

  DM642具有多通道音頻串行端口(McASP)和兩個(gè)多通道有緩存的串口(McBSPs),但它們是與視頻端口復(fù)用的,本系統(tǒng)中采用VP1中的McBSPs1作為與音頻Codec連接的接口。

  TLV320AIC23B是TI推出的一款高性能的立體聲音頻Codec芯片,內(nèi)置耳機(jī)輸出放大器,支持MIC和LINEIN兩種輸入方式(二選一),且對(duì)輸入和輸出都具有可編程增益調(diào)節(jié)。

  AIC23B的模數(shù)轉(zhuǎn)換(ADCs)和數(shù)模轉(zhuǎn)換(DACs)部件高度集成在芯片內(nèi)部,采用了先進(jìn)的Sigma-delta過(guò)采樣技術(shù),可以在8k到96k的頻率范圍內(nèi)提供16bit、20bit、24bit和32bit的采樣,ADC和DAC的輸出信噪比分別可以達(dá)到90dB和100dB。

  AIC23B還具有很低的能耗,回放模式下功率僅為23mW。

  AIC23B與DM642接口見(jiàn)圖3。

圖3 AIC23B與DM642接口

  2.4 CDMA無(wú)線(xiàn)傳輸串口模塊

  本系統(tǒng)中采用Q2358C串行接口模塊作為CDMA接入設(shè)備,它支持語(yǔ)音通信、支持中英文短信、雙音多頻功能(DTMF)等功能。波特率從300到115,200bit/s,支持上網(wǎng)最高速率153kb/s,采用AT指令集通過(guò)RS-232串口進(jìn)行通信。DM642沒(méi)有異步通用串行接口,需采用擴(kuò)展異步通信芯片來(lái)實(shí)現(xiàn)串行通信。

  TL16C752B是UART收發(fā)器,最高波特率可以達(dá)到3Mb/s(使用48MHz時(shí)鐘源時(shí)),其內(nèi)部具有64byte發(fā)送/接收FIFO,接收FIFO的啟動(dòng)和停止可通過(guò)軟件編程實(shí)現(xiàn),支持多種波特率、多種串行數(shù)據(jù)格式。DM642與其連接采用EMIF控制,地址線(xiàn)A0~A2、數(shù)據(jù)線(xiàn)D0~D7、讀寫(xiě)控制信號(hào)IOR/IOW與經(jīng)過(guò)驅(qū)動(dòng)的總線(xiàn)相連,而選通信號(hào)CSA/CSB由GAL產(chǎn)生。TL16C752B與Q2358C模塊之間通過(guò)MAX3243進(jìn)行電平轉(zhuǎn)換連接。圖4給出一路串行接口連接方式。

圖4 系統(tǒng)串口通信接口

  2.5 DE及USB通信模塊

  本系統(tǒng)中對(duì)采集視頻要進(jìn)行本地?cái)?shù)據(jù)存儲(chǔ),采用CF卡或IDE硬盤(pán)來(lái)保存數(shù)據(jù),在通過(guò)USB2.0將保存于CF卡或DE硬盤(pán)中的數(shù)據(jù)在需要時(shí)讀出。DM642與DE接口通過(guò)GAL16LV8產(chǎn)生的信號(hào)進(jìn)行控制。

  TUSB6250采用內(nèi)嵌8051內(nèi)核的USB2.0到ATA/ATAPI橋接器,其完全兼容USB2.0標(biāo)準(zhǔn),支持八個(gè)可配置終端(四路輸入和四路輸出)。內(nèi)部集成USB存儲(chǔ)設(shè)備傳輸協(xié)議,與ATA/ATAPI設(shè)備無(wú)縫連接。

  內(nèi)部集成的60MHz8051微處理器指令速度可達(dá)30MIPS,40kbyteRAM可靈活的配置為數(shù)據(jù)或代碼RAM,13個(gè)通用I/O口能進(jìn)行各種通信和控制使用,并有I2C接口。在本系統(tǒng)中通過(guò)I2C和HPI總線(xiàn)實(shí)現(xiàn)DSP和TUSB6250之間的通信。DE及USB部分接口見(jiàn)圖5。

 

圖5 DM642與IDE及USB部分接口

  2.6 電源及其它模塊

  DM642采用雙電源供電,內(nèi)核電源采用為1.4V消耗電流為890mA;I/O電源采用3.3V消耗電流為210mA。由于內(nèi)核電源電壓低同時(shí)消耗電流較大,如果采用LDO電源效率較低,消耗功率將加大,所以在本系統(tǒng)中采用兩個(gè)開(kāi)關(guān)電源芯片TPS54310分別產(chǎn)生3.3V和1.4V電源,電源效率可達(dá)90%以上。

  DM642提供了16個(gè)通用I/O,通過(guò)這些I/O實(shí)現(xiàn)鍵盤(pán)輸入、控制開(kāi)關(guān)量輸入與輸出。DM642的視頻端口VP3配置為輸出直接與LCD連接。另外,系統(tǒng)中采用DS1338作為實(shí)時(shí)時(shí)鐘,提供實(shí)時(shí)時(shí)間信息。

3 系統(tǒng)設(shè)計(jì)中的注意事項(xiàng)

  3.1 原理圖設(shè)計(jì)

  DM642內(nèi)部運(yùn)行頻率是通過(guò)外部時(shí)鐘輸入經(jīng)內(nèi)部PLL倍頻后得到,PLL倍頻可通過(guò)CLKMODE1和CLKMODE2管腳來(lái)選擇x1、x6或x12,因此這兩個(gè)管腳外部一定要接相應(yīng)的電阻可調(diào),以便DM642可在不同速度下運(yùn)行。

  DM642有多種BOOT啟動(dòng)模式可選,如果選擇EMIFA的FLASH作為啟動(dòng)時(shí),FLASH的片選必須接到TCE1上。DM642可選字節(jié)順序的大/小模式、外設(shè)的PCI、HPI、EMAC模式的選擇是通過(guò)復(fù)位時(shí)LENDIAN、PCI_EN、PCI_EEAI、HD5、MAC_EN管腳的電平?jīng)Q定,一定要考慮其在復(fù)位時(shí)電平值做成可調(diào)的。

  對(duì)于仿真器的EMU[1∶0]保證已經(jīng)上拉,TRST下拉。另外,在AARDY管腳不使用時(shí)要保證其為高電平,NMI管腳不使用時(shí)要接地,在選擇HPI模式時(shí)要保證HPI控制信號(hào)電平正確,同時(shí)對(duì)其他不使用的輸入管腳進(jìn)行正確處理。

  3.2 PCB設(shè)計(jì)

  DM642作為高性能數(shù)字媒體處理器不僅內(nèi)部具有很高的運(yùn)行頻率600MHz、720MHz和1GHz,而且與外部的SDRAM的總線(xiàn)速度也達(dá)到100MHz或133MHz,如果外部的SDRAM由于布線(xiàn)原因達(dá)不到設(shè)計(jì)的希望速度,會(huì)降低系統(tǒng)的性能。

  對(duì)于100MHz以上的信號(hào)總線(xiàn),存在信號(hào)完整性問(wèn)題。要保證信號(hào)的完整采用如下方法,對(duì)于SDRAM的時(shí)鐘線(xiàn)盡量要短,到兩個(gè)SDRAM的長(zhǎng)度盡量相等;FLASH等其他外設(shè)不要直接與數(shù)據(jù)和地址總線(xiàn)連接,而應(yīng)通過(guò)緩沖芯片(如SN74LVT16245B)連接;高速總線(xiàn)上要串入小阻值電阻,阻值大小可通過(guò)仿真得到,同時(shí)對(duì)線(xiàn)路更加要求進(jìn)行阻抗限制。

  DM642內(nèi)部有PLL,對(duì)于PLL外部所接器件要盡可能靠近芯片,而且必須放在線(xiàn)路板的一面上。對(duì)于JTAG的連線(xiàn)長(zhǎng)度不能超過(guò)6in,如果超過(guò)6in長(zhǎng)要加驅(qū)動(dòng)。本系統(tǒng)中既有模擬部分又有數(shù)字部分,要注意模擬電源和數(shù)字電源的設(shè)計(jì),盡量減少數(shù)字信號(hào)對(duì)模擬信號(hào)的干擾,否則對(duì)采集的視頻信號(hào)會(huì)有雪花、條紋,音頻信號(hào)產(chǎn)生噪音等。對(duì)視頻、音頻芯片盡量采用單獨(dú)的電源芯片供電,模擬地和數(shù)字地要單點(diǎn)或采用磁珠相連。

4 結(jié)束語(yǔ)

  依據(jù)以上硬件設(shè)計(jì)完成基于DM642的嵌入式無(wú)線(xiàn)視頻監(jiān)控系統(tǒng),該系統(tǒng)以高速DSP為核心,輔以相應(yīng)的外圍電路,實(shí)現(xiàn)實(shí)時(shí)H.264視頻編解碼。目前,該系統(tǒng)已經(jīng)順利通過(guò)調(diào)試,連續(xù)運(yùn)行穩(wěn)定,為公安、交通、水利等行業(yè)的無(wú)線(xiàn)視頻監(jiān)控提供切實(shí)可行的方案,具有非常高的應(yīng)用價(jià)值。



關(guān)鍵詞: 編解碼器

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉