新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇

數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇

作者: 時(shí)間:2010-11-20 來源:網(wǎng)絡(luò) 收藏

3 如何進(jìn)行

3.1 原則

系統(tǒng)核心處理部分的時(shí),有很多因素需要考慮。例如如何充分利用已有資源(包括軟、硬件)、系統(tǒng)要求的工作時(shí)鐘速率以及算法或工作方式的特點(diǎn)等,這些對(duì)最佳方案的選擇有很大的影響。

具體地說,在最初的方案論證階段,可以根據(jù)如下問題的回答情況來進(jìn)行方案選擇:

(1)該系統(tǒng)的取樣速率是多少?

如果高于幾MHz,是理所當(dāng)然的選擇。

(2)系統(tǒng)是否已經(jīng)使用C語言編制的程序?如果是,可以直接地實(shí)現(xiàn)。它可能達(dá)不到方案的最佳實(shí)現(xiàn),但很容易進(jìn)一步開發(fā)。

(3)系統(tǒng)的數(shù)據(jù)率是多少?

如果高于20~30Mbyte/second,則用處理更佳。

(4)有多少個(gè)條件操作?

如果沒有,FPGA是很好的;如果很多,則軟件的實(shí)現(xiàn)即的實(shí)現(xiàn)是更好的選擇。

(5)系統(tǒng)是否使用浮點(diǎn)?

如果是,則使用可編程的DSP更好。目前為止,一些FPGA開發(fā)商,如Xilinx 公司的核還不支持浮點(diǎn),盡管自己可以設(shè)計(jì)。

(6)所需要的庫是否能夠獲得?

DSP和FPGA都提供諸如FIR或FFT等基本的構(gòu)建模塊。然而,更復(fù)雜的或?qū)S玫臉?gòu)件可能得不到,這將決定選擇。

3.2 方案選擇示例

下面提供了幾個(gè)例子,有助于理解前面介紹的方案選擇原則。

(1)用于無線數(shù)據(jù)接收機(jī)的抽樣濾波器。典型的CIC(Control Integrated Circuit 控制集成電路)濾波器工作在50~100MHz的取樣率,5步CIC有10個(gè)寄存器和10個(gè)加法器。要求加速度在500~1000MHz。

在這一速率下任何的DSP處理器將很難實(shí)現(xiàn)。然而CIC只有非常簡(jiǎn)單的結(jié)構(gòu),這樣以FPGA來實(shí)現(xiàn)將會(huì)很簡(jiǎn)單。100MHz的取樣率可以達(dá)到,甚至某些型號(hào)的FPGA還可以有些剩余資源來實(shí)現(xiàn)進(jìn)一步的處理。

(2)實(shí)現(xiàn)通信堆棧協(xié)議——ISDN(Integrated Services Digital Network 綜合服務(wù)網(wǎng))。IEEE1394有很復(fù)雜、大量的C代碼,完全不適合用FPGA來實(shí)現(xiàn);但是用DSP來實(shí)現(xiàn)卻很簡(jiǎn)單。不僅如此,一個(gè)信號(hào)編碼基數(shù)可以得到保留,這樣可以使代碼堆棧在某一產(chǎn)品的DSP上來實(shí)現(xiàn),或者在另一塊DSP上的分離的協(xié)議處理器來實(shí)現(xiàn)。這將給專門提供為代碼堆棧授權(quán)的供應(yīng)廠家以機(jī)會(huì)。

(3)數(shù)字射頻接收機(jī)的基帶處理器。一些類型的接收機(jī)需要FFT來獲得信號(hào),然后匹配濾波器一次獲得信號(hào),這兩個(gè)模塊可以很簡(jiǎn)單的用任何一種方案實(shí)現(xiàn)。然而如果要求工作模式轉(zhuǎn)換/信號(hào)獲得和信號(hào)接收的轉(zhuǎn)換;則采用DSP方案更適合。因?yàn)镕PGA方案需要同時(shí)完成兩個(gè)模塊。

這里要注意,射頻用FPGA實(shí)現(xiàn)更好,因?yàn)檫@是一個(gè)混合、多任務(wù)的系統(tǒng)。如果應(yīng)用更大的FPGA,這樣兩個(gè)模塊可以同時(shí)用一個(gè)FPGA來實(shí)現(xiàn)。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉