新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的PCIE總線擴展卡的設(shè)計

基于FPGA的PCIE總線擴展卡的設(shè)計

作者: 時間:2010-10-11 來源:網(wǎng)絡(luò) 收藏

本文引用地址:http://m.butianyuan.cn/article/151439.htm

  圖1是用SignalTap工具獲取的鏈?zhǔn)紻MA讀時序圖。核接收tx_req0請求信號,然后給出一個tx_ack0,同時將tx_dr0置為有效,該信號套住的TXData就是需要讀取的有效數(shù)據(jù)。在每次DMA結(jié)束之后,核都會用同樣的控制邏輯給主機傳送1個已完成DMA次數(shù)的狀態(tài)字,如圖1中的44040000h。

  

  4 性能測試

  在做性能測試時,采用鏈?zhǔn)紻MA傳輸方式,共4個描述符表。根據(jù)實際使用的通道數(shù)和DMA長度的不同,實際測試得到的速度也不同,表3給出了參考數(shù)據(jù)。

  

  5 結(jié)語

  使用PCIE總線卡,可以省去專用的PCIE接口芯片,降低了硬件成本,提高了硬件的集成度。利用的可編程特性,大大提高了靈活性、適應(yīng)性和可性。PCIE總線提供了高速、獨享的數(shù)據(jù)交換通道,確保在大數(shù)據(jù)量的數(shù)據(jù)交換時不會出現(xiàn)瓶頸,而且作為新一代總線,它使系統(tǒng)在獲得更高性能的同時,具有了良好的升級性。


上一頁 1 2 3 下一頁

關(guān)鍵詞: 擴展 設(shè)計 總線 PCIE FPGA 基于

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉