基于DSP Builder的回波抵消器設計與實現(xiàn)
把回波抵消器模型轉(zhuǎn)化生成圖元文件,作為一個子模塊在頂層系統(tǒng)中調(diào)用。在QuartusⅡ環(huán)境下,調(diào)用各個子模塊,構(gòu)成完整的系統(tǒng)原理圖設計,然后進行編譯、仿真和引腳分配等工作。最后下載到FPGA芯片中,對硬件進行測試,采用SignalTapⅡ?qū)嶋H測得的值如圖4所示,驗證本設計的正確性。本文引用地址:http://m.butianyuan.cn/article/151576.htm
最后通過D/A轉(zhuǎn)換電路接入示波器。觀測結(jié)果,如圖5(a),圖5(b)所示,通過比較混合回波的信號和經(jīng)過抵消后得到的返回聽筒的消除回波以后的信號,可以看出回波已基本消除,設計達到目的。通過測試,回波衰減率約為25 dB,基本達到ITUTG.167標準中回波衰減率至少20 dB的要求。
4 結(jié)束語
采用DSP Builder進行設計,使用圖形界面,用模塊化設計代替以往的VHDL語言編程,并綜合多種設計工具,便于研究者迅速地將算法級的構(gòu)思應用于系統(tǒng)設計中,從而可以專注于系統(tǒng)算法的設計,避免了繁瑣的語言編程和電路設計,提高了設計速度,縮短設計周期,為產(chǎn)品開發(fā)節(jié)約了研發(fā)時間。
評論