基于FPDP的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計
隨著電子技術(shù)的高速發(fā)展,越來越多的信號處理系統(tǒng),需要高速的數(shù)據(jù)采集和大吞吐量的數(shù)據(jù)傳輸,來實現(xiàn)數(shù)據(jù)的高速實時處理能力。在雷達系統(tǒng)中,原始數(shù)據(jù)中包含豐富的信息,及時獲得原始數(shù)據(jù)并進行實時分析就顯得尤為重要,因此在雷達處理機中需要大量使用板間通信,并保證板間數(shù)據(jù)傳輸具有高速性和可靠性。單板系統(tǒng)已經(jīng)不能滿足需求,需要多板共同實現(xiàn)。
FPDP總線可用于兩個或多個VME板之間的高速數(shù)據(jù)傳輸,其數(shù)據(jù)傳輸速率可達160 MB/s。FPDP總線位于VME板卡的前面板,完全不影響位于背板插槽的VME總線。在實際應用中,一塊VME板卡允許有多個FPDP端口。因此,在雷達系統(tǒng)中,可使用FPDP總線必將提高數(shù)據(jù)傳輸和處理能力。
1 FPDP總線概述
FPDP(Front Panel Data Port,前面板數(shù)據(jù)端口)總線最初是由加拿大的Interactive Circuits and Sys-tems Ltd(ICS)公司開發(fā),后經(jīng)VSO(VITA Stand-ards Organization)組織提出并形成標準協(xié)議。FPDP總線是32位的并行同步總線,通過80芯的扁平連接電纜進行板間連接。主要用于兩個或多個VME總線板卡間進行高速數(shù)據(jù)傳輸。
FPDP總線上的設(shè)備可以有:
(1)FPDP主發(fā)送設(shè)備(FPDP/TM:FPDPTransmitter Master),主發(fā)送設(shè)備是數(shù)據(jù)傳輸?shù)脑炊?,并產(chǎn)生所有其他板需要的時鐘及相關(guān)時序信號;
(2)FPDP主接收設(shè)備(FPDP/RM:FPDP Re-ceiver Master),主接收設(shè)備是數(shù)據(jù)傳輸?shù)哪┒耍糜诮邮諗?shù)據(jù)和終止控制信號;
(3)FPDP接收設(shè)備(FPDP/R:FPDP Receiv-er),接收設(shè)備只是接收數(shù)據(jù),沒有終止控制信號,允許數(shù)據(jù)傳輸繼續(xù)下去。
FPDP總線上必須至少有一個主發(fā)送設(shè)備和一個主接收設(shè)備。但可以有多個接收設(shè)備,從而可以實現(xiàn)“多點”傳送。在某一時刻,總線中只有一個主發(fā)送設(shè)備,傳輸以單方向進行,故在總線上的設(shè)備之間也就不存在總線的競爭和沖突問題。所以FPDP總線協(xié)議不包含地址和仲裁周期,從而可以實現(xiàn)高速數(shù)據(jù)傳輸。
雖然FPDP總線為單向傳輸,但可以通過硬件鏈路開關(guān)或者軟件手段對FPDP總線的發(fā)送設(shè)備與接收設(shè)備進行配置,實現(xiàn)分時復用的雙向數(shù)據(jù)傳輸。
2 設(shè)計實例
在雷達系統(tǒng)中,原始數(shù)據(jù)(有關(guān)目標的距離、方問、速度等狀態(tài)參數(shù))的變化對于成像結(jié)果有著十分重要的影響。因此能不能夠?qū)崟r傳輸采集到的原始數(shù)據(jù)并進行有效分析,將直接影響到成像質(zhì)量的好壞。
在該設(shè)計中,F(xiàn)PGA的數(shù)據(jù)通道采用FPDP總線結(jié)構(gòu),分別與A/D板、DSP板相連,進行實時高速數(shù)據(jù)傳輸。A/D板負責對回波信號進行高速采集,DSP板接收FPGA發(fā)送過來的合成數(shù)據(jù)進行后期處理。FPDP接收模塊負責接收來自A/D板的原始回波數(shù)據(jù),F(xiàn)PDP發(fā)送模塊負責把原始回波數(shù)據(jù)及其他飛機參數(shù)打包并以FPDP協(xié)議的形式發(fā)送給DSP板。如圖1所示。
A/D板與DSP板的數(shù)據(jù)接口均為FPDP總線結(jié)構(gòu),發(fā)送方式為單幀模式。對于單幀數(shù)據(jù)傳輸模式,同步信號SYNCn應該先于第一個發(fā)送的數(shù)據(jù),此時數(shù)據(jù)有效信號(DVALIDn)仍為高,指示數(shù)據(jù)無效。在進行數(shù)據(jù)傳輸時,將DVALIDn信號有效,在時鐘STROB(或PSTROBE)上升沿的同步下將發(fā)送數(shù)據(jù)驅(qū)動到FPDP的數(shù)據(jù)總線上。在時鐘STROB(或PSTROBE)上升沿,接收設(shè)備對D[31..0]和DVALIDn信號進行采樣。若DVALIDn為低,則認為發(fā)送過來的數(shù)據(jù)是有效的。單幀數(shù)據(jù)傳輸波形圖,如圖2所示。
為了滿足信號處理機實時處理的要求,要求輸入到DSP板的原始數(shù)據(jù)符合處理的數(shù)據(jù)格式。而采集到的數(shù)據(jù)需按一定格式打包,稱為數(shù)據(jù)合成。FPGA要將來自不同設(shè)備的數(shù)據(jù)合成為所需的幀格式后轉(zhuǎn)發(fā)到DSP板。這樣,DSP板在獲得數(shù)據(jù)幀后就可以直接進行處理而不必再有格式轉(zhuǎn)換的開銷。其原理圖,如圖3所示。
由于FPDP總線傳輸實時性要求很強,在傳輸過程中不允許數(shù)據(jù)丟失,具有數(shù)據(jù)量大、傳輸速度高等特點。因此,F(xiàn)PDP接收邏輯應在接收到原始回波數(shù)據(jù)后,盡快發(fā)送給DSP板。否則,將造成數(shù)據(jù)堵塞、丟失及紊亂,嚴重影響后端的成像處理,因此在FPDP總線收發(fā)邏輯之間引入一個數(shù)據(jù)緩沖區(qū)FIFO,暫存原始回波數(shù)據(jù)。
評論