新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于CPLD譯碼的DSP二次Bootloader方法

基于CPLD譯碼的DSP二次Bootloader方法

作者: 時間:2009-08-31 來源:網(wǎng)絡 收藏

隨著數(shù)字信號處理技術的快速發(fā)展,數(shù)字信號處理器()越來越廣泛地應用于各種實時嵌入式系統(tǒng)中。當系統(tǒng)調(diào)試完畢,想脫離仿真環(huán)境并在上電復位后自動啟動程序代碼運行時,必須將程序代碼存儲在非易失性存儲器中。Flash存儲器以其大容量和可在線編程等特點已成為系統(tǒng)的一個基本配置。在系統(tǒng)上電復位后,芯片內(nèi)部固化的引導裝載器()把應用程序從Flash引導到DSP芯片內(nèi)高速 RAM中執(zhí)行。這樣既利用了外部存儲器擴展DSP有限的ROM資源,又可以充分保證用戶程序的全速運行[1-2]。
  本文采用德州儀器公司的16位定點DSP芯片TMS320VC5509A(以下簡稱5509A),其PGE封裝形式只有14根地址總線(A0~A13),最大只能尋址16KB的Flash存儲器[3]。若要尋址更大地址空間,就需要控制Flash存儲器的高位地址線。常見的解決方案是采用DSP的通用輸入輸出GPIO(General Purpose Input/Output)引腳來控制Flash的高位地址線,從而實現(xiàn)Flash存儲器的分頁訪問[5-6]。然而,對于較大容量的Flash存儲器,如本文采用的Am29LV800的容量為512K×16bit,有19根地址線[4],如果采用上述,硬件連接雖然簡單,但會占用較多的GPIO引腳,而且以后的系統(tǒng)擴展也不方便。本文介紹了一種快速譯碼的DSP引導,利用的時序嚴格、譯碼速度快、可在線編程等特點,在 DSP的外部存儲器接口EMIF(Exteral Memory Interface)的CE2空間模擬了一個Flash換頁寄存器FPR(Flash Page Register),在上電復位后控制Flash的高位地址線,從而實現(xiàn)Flash的分頁訪問。因此,可通過bootloader程序修改FPR的值,控制Flash的高位地址線,將最終的應用程序加載到RAM中運行。
1 TMS320VC5509A的并行引導模式
1.1 5509A的引導模式
  5509A的引導模式選擇是通過4個模式選擇引腳BOOTM[3:0]來配置的,BOOTM3~0引腳分別與GPIO0、3、2、1相連。5509A提供了六種引導模式,即EHPI引導模式、8位/16位并行EMIF引導模式、8位/16位標準串行口引導模式、SPI EEPROM引導模式、USB引導模式以及I2C E2PROM引導模式。本文采用16位并行EMIF引導模式,將BOOTM[3:0]設置為1011即可。
  在16位并行EMIF引導模式下,DSP芯片內(nèi)部固化的程序上電復位后,首先從CE1空間首地址0x200000h處開始讀取程序代碼,并加載到RAM中運行。
1.2 5509A的引導表格式
  程序代碼以引導表的格式存儲在Flash存儲器中。引導表是獨立于所選引導模式的一種特定的格式,包含了用戶程序的代碼段、數(shù)據(jù)段、段在RAM中的目標地址以及程序入口地址等其他相關信息。5509A引導表結(jié)構如表1所示。

本文引用地址:http://m.butianyuan.cn/article/152366.htm


  DSP芯片內(nèi)部固化的的主要功能是將Flash中存儲的引導表按一定順序加載到 RAM中,然后跳轉(zhuǎn)到32位程序入口地址開始執(zhí)行。引導表文件可以通過TI公司提供的16進制轉(zhuǎn)換工具生成,一般是hex格式,然后將此hex文件燒寫到 Flash存儲器中供Bootloader加載。
2 DSPBootloader的原理及實現(xiàn)
  由上述分析可知,DSP用戶程序的并行加載過程是由DSP內(nèi)固化的Bootloader實現(xiàn)的。由于5509A的PGE封裝只有14根地址線,最多只能訪問到16K×16bit地址空間。對于超過16KB的用戶代碼,Bootloader將不能加載全部的引導表文件。因此若要加載超過16K的用戶代碼,必須進行二次Bootloader。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉