新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > UART通信端口上射頻干擾的研究

UART通信端口上射頻干擾的研究

作者: 時間:2012-01-17 來源:網(wǎng)絡 收藏

位于840MHz左右的RF影響配置成的串行端口,該接口位于包含一個AD6903(LeMansLCR+)數(shù)字式基帶處理器的調(diào)制解調(diào)器和一臺主處理機之間。

本文引用地址:http://m.butianyuan.cn/article/155351.htm

  出現(xiàn)的問題是連接到AD6903GPIO_1引腳的RX信號中出現(xiàn)噪聲,每當(RF)源出現(xiàn)時,信號平均電壓就會遠離其期望值。平均電壓的偏移幅度取決于RF源的功率和頻率。

  圖1顯示當功率放大器接通時,進入AD6903的GPIO_1引腳上的RX信號受到影響的情況。在圖1中,進入AD6903的UARTRX用粉紅色表示,來自主處理機的UARTTX信號用紫色表示,功率放大器使能用黃色表示,而AD6903VEXT電源用綠色表示。

  

  圖1:UART端口上的RF

  當功率放大器接通(黃色)時,從主處理器的TX引腳到AD6903的RX引腳(桃紅色)的UART數(shù)據(jù)傳輸發(fā)生了故障,因為RX信號上升到高低電平之間的中間位置,而與TX信號(紫色)不一致。在第二個脈沖期間,當功率放大器接通時,主處理器的TX引腳和AD6903的RX引腳應該都保持高電平;但是TX引腳上有噪聲,而且RX信號下降至其高低電平的中間位置。并且注意VEXT電源電壓(綠色)上的噪聲增大,并且當功率放大器接通時其值還會略為上升。

  然而,問題必須是與功率放大器的使能信號和同一個調(diào)制解調(diào)器的功率放大器無關,因為從附近其他的電話或信號發(fā)生器帶來的RF能量也會影響進入AD6903的UARTRX信號。使用信號產(chǎn)生器掃描來檢查對干擾的易受度時發(fā)現(xiàn),最壞的地方約在840MHz,而在高頻或更低的頻率上則較好。

  在主處理器和AD6903之間的這個信號的串聯(lián)電阻器被用于使邏輯高電平從3.3V降低到2.8V。這個電阻器的額定阻值是10kΩ??梢杂幂^小的電阻、包括0Ω電阻器來替換之,因為降低阻值可以減小噪聲,但是這并不能解決問題,除非用短路線來代替。

  這個問題也不是AD6903才特有的。來自其他廠商的芯片也具有相似的現(xiàn)象。比如,SN74AVCA16425GR的引腳37上也有同樣的問題。其功能框圖請參考圖2。

  

  圖2:SN74AVCA16425GR功能框圖

  這里的1DIR、2DIR為高電平,OE為低電平,因此操作是從A口到B口,引腳37(1A7)將接收來自另一個芯片組的數(shù)據(jù)。這意味著它是輸入型。

  在附近存在RF干擾的情況下,即在測試點附近(5米以內(nèi))用手機打電話,來測試SN74AVCA16425GR的引腳37上的信號。圖3顯示當設備不加電時(I/O狀態(tài)未知),其輸出反常;而圖4則顯示當設備加電(輸入狀態(tài))時其輸出的反常情況。

  

  圖3:低電平升高

  干擾原理

  進入AD6903的UARTRX信號的這種“RF干擾拾取”行為的發(fā)生以一個特定的RF頻率為中心,而這些信號跡線沒有完全被屏蔽。這種現(xiàn)象是可以解釋的:主板的印刷導線拾取干擾,因為導線上有寄生電感、寄生電阻和寄生電容,而導線的兩端連接的是高阻抗;一側(cè)是一個10kΩ電阻器,另一側(cè)則是CMOS輸入。電路板上的導線就像一個具有1/4波長響應的天線。

  

  圖4:高電平降低

  在客戶模塊中,計算GPIO1導線時,模塊上按30mm計算,而主板上則大約為15mm。所以這條線能夠拾取RF噪聲并對840MHz敏感就不奇怪了。具體可以參考圖5。

  

  圖5:RF干擾計算公式

 根據(jù)上述理論,建議在信號通道上增加一只電容器來阻尼RF的干擾振蕩。電容器的作用是改變天線的調(diào)諧頻率和降低天線阻抗從而降低天線增益。隨后,我們聽取了有關報告,即通過選取適當?shù)碾娙?,使噪聲減少到了可接受的水平。


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉