新聞中心

EEPW首頁 > 手機與無線通信 > 設(shè)計應用 > 通用數(shù)字式頻率合成集成電路TSA5526的原理及應用

通用數(shù)字式頻率合成集成電路TSA5526的原理及應用

作者: 時間:2004-12-07 來源:網(wǎng)絡(luò) 收藏
摘要:是Philips公司推出的數(shù)字,該芯片具有外圍電路簡單、與單片機接口方便的特點,可解決器設(shè)計當中的難題。文中介紹了的主要特點、引腳功能、工作電路。

關(guān)鍵詞:;器;分頻器;電荷泵

1 概述

頻率合成技術(shù)是近代無線電技術(shù)發(fā)展中的一門新技術(shù),也是現(xiàn)代通信系統(tǒng)中的關(guān)鍵技術(shù)之一,它通常利用一塊晶體或少量晶體組成標準頻率源,然后通過合成方法產(chǎn)生各種所需的頻率信號。這些頻率信號與標準頻率源具有相同的頻率穩(wěn)定度和準確度。使用該技術(shù)構(gòu)成的電路在通信設(shè)備中稱為頻率合成器。頻率合成器的種類很多,目前普遍采用的是頻率合成器。頻率合成器由晶體振蕩器、固定分頻器、鑒相器、濾波器和VCO等組成,晶體振蕩器輸出的頻率信號經(jīng)固定分頻器后得到標準頻率,而VCO輸出的頻率信號經(jīng)可變分頻器分頻后得到實際頻率信號,兩信號在鑒相器中經(jīng)相位比較產(chǎn)生的環(huán)路鎖定控制電壓將通過濾波器加到VCO上,以對實際頻率信號進行控制和校正,直到環(huán)路鎖定。當所需信號頻率較高時,該電路的設(shè)計、制作和調(diào)試難度較大,通常只能依靠專業(yè)廠家來完成,不僅成本高,而且生產(chǎn)周期長。TSA5526芯片是Philips公司推出的數(shù)字頻率合成,它將晶體振蕩器、固定分頻器、鑒相器、濾波器等電路集成在一塊芯片上,其主要特性參數(shù)如下:

●輸入射頻信號的頻率為:64~1300MHz;

●輸入射頻信號的電平為:-28~3dBm;

●輸出誤差調(diào)整電壓為:4.5~33V;

●具有鎖定檢測功能;

●內(nèi)置可編程的15bit分頻器;

●通過程序控制可在512、640和1024中選擇基準信號分頻比,在外接4MHz晶振時,則可獲得3.90625kHz、6.25kHz和7.8125kHz的頻率精度;

●可選擇I2C總線和3總線進行數(shù)據(jù)傳輸;

●采用單電源供電,電源電壓為4.5~5.5V。

2 引腳功能

TSA5526有SSOP16和SO16兩種封裝,引腳排列如圖1所示,各引腳功能見表1所列。

表1 TSA5526的引腳功能

引 腳名 稱功 能

應 用 說 明

1RF射頻信號RF輸入通常接本振輸出
2VEE 
3VCC1電源電壓1芯片電源,接+5V
4VCC2電源電壓2開關(guān)控制電源,通常接+12V
5BS4電子開關(guān)BS4輸出PNP三極管OC輸出
6BS3電子開關(guān)BS3輸出PNP三極管OC輸出
7BS2電子開關(guān)BS2輸出PNP三極管OC輸出
8VS1電子開關(guān)BS1輸出PNP三極管OC輸出
9CP環(huán)路濾波器外接RC濾波網(wǎng)絡(luò)
10Vtune誤差控制電壓輸出通過上拉電阻輸出直流電壓并加到VCO
11SW總線選擇開關(guān)接地時選擇I2C總線方式;懸空時選擇3總線方式
12LOCK/ADC鎖定標志/ADC輸入3總線方式時為鎖定標志,低電平有效;I2C總線方式時5為電平ADC輸入端
13SCL串行時鐘下降沿時將SDA輸出的數(shù)據(jù)鎖存
14SDA串行數(shù)據(jù)在3總線方式時, 18bit、19bit和27bit三種數(shù)據(jù)可供選擇
15CE片選信號高電平有效
16XTAL基準振蕩輸入通常外接4MHz晶體

表2 寫狀態(tài)數(shù)據(jù)格式

字 節(jié)MSB數(shù)據(jù)字節(jié)LSB
地址字節(jié)(ADB)11000MA1MA0 
分頻字節(jié)(DI1)0N14N13N12N11N10N9N8
分頻字節(jié)2(DB2)N7N6N5N4N3N2N1N0
控制字節(jié)(CB)1CPT2T1T0RSARSB0S
電子開字節(jié)(BB)BS4BS3BS2BS1

3 內(nèi)部結(jié)構(gòu)和工作

TSA5526的內(nèi)部結(jié)構(gòu)框圖如圖2所示,它包括射頻信號處理單元、基準信號處理單元、相位比較和輸出單元以及接口控制單元等四部分。射頻信號處理單元對輸入的射頻小信號進行放大和8分頻,再送到15bit可編程分頻器,分頻比的大小可根據(jù)輸入射頻信號的頻率來確定?;鶞市盘柼幚韱卧械幕鶞收袷幤魍ㄟ^外接晶體產(chǎn)生基準信號,同時經(jīng)基準分頻器產(chǎn)生基準信號?;鶞史诸l器通過編程可選512、640和1024三種分頻比。經(jīng)過分頻處理后的兩路信號同時加到相位比較器,然后經(jīng)電荷泵、放大器和驅(qū)動三極管后得到誤差控制電壓輸出。接口控制單元用于實現(xiàn)微處理器與該器件的通信,它一方面接收微處理器送來的數(shù)據(jù)并在內(nèi)部處理以形成各種控制指令;另一方面將本器件的狀態(tài)送往微處理器。通過SW端信號的不同連接,可選擇兩種串行通信方式:I2C總線方式和3總線方式。

圖2

3.1 I2C總線方式

a. 寫狀態(tài)?R/W=0?

在寫狀態(tài)時,對TSA5526編程需要四個數(shù)據(jù)字節(jié),并應在地址字節(jié)傳輸后將數(shù)據(jù)字節(jié)送入芯片。當?shù)刂纷止?jié)?第一字節(jié)?傳輸后,I2C總線的收發(fā)會使地址字節(jié)和數(shù)據(jù)字節(jié)連在一起,并在一個傳輸過程中傳輸完畢。如果地址字節(jié)后的第一個數(shù)據(jù)字節(jié)為分頻字節(jié)或控制字節(jié),則芯片將被部分編程。表2是其數(shù)據(jù)字節(jié)定義。表中,MA1和MA0是可編程地址位,用于控制加到片選端的電壓。N14~N0為可編程分頻比,其分頻比為:

N=N14214+N13213+…+N12+N0

CP為控制電荷泵電流大小位,CP為0,對應電流為60μA,CP為1時,電流為280μA?缺省值?。T2~T0代表測試位。RSA和RSB為基準分頻比選擇位。0S為可調(diào)放大器控制位,0S位為0時,可調(diào)放大器接通?缺省值?,0S位為1時斷開。BS4~BS1是PNP電子開關(guān)控制位,其對應關(guān)系是:當BSn為0時,電子開關(guān)n接通;當BSn為1時,電子開關(guān)n斷開。

表3 讀狀態(tài)數(shù)據(jù)格式

字節(jié)MSB數(shù) 據(jù) 字 節(jié)LSB
地址字節(jié)11000MA1MA2R/W=1
狀態(tài)字節(jié)PORFLACPS11A2A1A0

表4 3總線方式數(shù)據(jù)格式

數(shù)據(jù)形式D0D3D4D17D18D19D20D21D22D23D24D25D26
18位BS4BS1N13N0         
19位BS4BS1N14N1N0        
27位BS4BS1N14N1N0-CPT2T1T0RSARSB0S

b.讀狀態(tài)?R/W=1?

表3所列為讀狀態(tài)數(shù)據(jù)格式。當輔助地址位被識別之后,將自動產(chǎn)生一個響應脈沖到SDA線上。SDA線上的數(shù)據(jù)在SCL時鐘信號為高電平時有效,數(shù)據(jù)字節(jié)在SDA線上產(chǎn)生應答信號之后從器件中讀出;如果沒有主應答信號產(chǎn)生,傳輸過程就會結(jié)束,此時芯片將釋放數(shù)據(jù)線從而使微控制器產(chǎn)生終止條件。當上電時,POR標志被置為1,當檢測到數(shù)據(jù)結(jié)束標志時,POR標志被復位?讀周期的結(jié)束。FL為進入鎖存標志,用于表示何時循環(huán)建立起來。通過對FL置1或清零可對循環(huán)進行控制。ACPS為自動充電電流轉(zhuǎn)換標志,當自動充電電流轉(zhuǎn)換打開且循環(huán)鎖定時,此標志為0,此時充電電流被強制為低。在其它條件下,ACPS為邏輯1。在I2C總線狀態(tài)下,內(nèi)置的A/D轉(zhuǎn)換器可將自動頻率微調(diào)模擬電平轉(zhuǎn)換成數(shù)字量并送往微控制器。

3.2 3總線方式

在3總線方式下,該器件接收的數(shù)據(jù)有18位、19位和27位三種,參見表4。在該方式下,當片選引腳CE由低電平變?yōu)楦唠娖綍r,SCL引腳輸入時鐘脈沖的下降沿會將SDA引腳上的數(shù)據(jù)送入數(shù)據(jù)寄存器,數(shù)據(jù)的前四位用來控制電子開關(guān)的通斷,在第五個時鐘脈沖的上升沿,這四位數(shù)據(jù)被送入內(nèi)部電子開關(guān)控制寄存器。如果傳輸?shù)氖牵保富颍保刮粩?shù)據(jù)字,那么,在片選線上電平由高向低轉(zhuǎn)換時,頻率位將被送入頻率寄存器。在上電復位狀態(tài)下,電荷泵電流為280μA,調(diào)諧電壓輸出被關(guān)斷;而在標準模式下,當ACPS標志為高電位時,測試位T2~T0被置為001,此時將禁止TSA5526輸出。當傳輸?shù)氖牵玻肺粩?shù)據(jù)字時,在時鐘脈沖的第20個上升沿到來時,頻率位將被送入頻率寄存器,而控制位則在片選引腳CE從高電平向低電平轉(zhuǎn)換時送入控制寄存器。在這種方式下,基準分頻比由RSA和RSB位確定,測試位(T2、T1、T0)、電荷泵控制位CP、分頻比選擇位(RSA、RSB)以及0S位只能進行27位的傳輸。圖3所示是3總線方式時的時序圖。

表5 AT89C51內(nèi)RAM中20H、21H、22H、23H的定義

字節(jié)地址D7D6D5D4D3D2D1D0
20HBS4BS3BS2BS1N14N13N12N11
21HN10N9N8N7N6N5N4N3
22HN2N1N011000
23H01000000

4 

TSA5526在某航空電子設(shè)備檢查儀中的電路如圖4所示,圖中,單片機與TSA5526采用3總線方式進行通信。P1.0與SCL引腳相連,用于串行時鐘輸出。P1.1與SDA引腳相連,用于串行數(shù)據(jù)輸出。P1.2與CE引腳相連以進行片選控制;電子開關(guān)BS1~BS4用于通過VCO產(chǎn)生4種不同頻率信號,VCO的輸出將通過C6送到TSA5526的RF引腳,并經(jīng)分頻后與基準信號進行相位比較。Vtune輸出的誤差控制電壓經(jīng)電阻R3、電容C5加到VCO。R1、C4的數(shù)值可用于決定微調(diào)的快慢。當頻率鎖定后,LOCK引腳將變?yōu)榈碗娖?,并將該電平通過AT89C51的P1.3引腳送入單片機進行檢測。本電路采用27位數(shù)據(jù)格式,發(fā)送的數(shù)據(jù)存放在單片機AT89C51中RAM的20H、21H、22H、23H四個單元中,各位定義見表5所列。其具體程序清單如下:

Rfegadj: CLR P1.0

SETB P1.2

MOV R0,#08H

Fregadj1: MOV A,20H

CLR C

RRC A

MOV P1.1,C

SETB P1.0

NOP

CLR P1.0

DJNZ R0,Fregadj1

MOV R0?#08H

Fregadj2: MOV A,21H

CLR C

RRC A

MOV P1.1,C

SETB P1.0

NOP

CLR P1.0

DJNZ R0,Fregadj2

MOV R0,#08H

Fregadj3:MOV A,22H

CLR C

RRC A

MOV P1.1,C

SETB P1.0

NOP

CLR P1.0

DJNZ R0,Fregadj3

MOV R0,#03H

Fregadj4: MOV A,23H

CLR C

RRC A

MOV P1.1,C

SETB P1.0

NOP

CLR P1.0

DJNZ R0,Fregadj4

RET

分頻器相關(guān)文章:分頻器原理


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉