新聞中心

EEPW首頁 > 消費電子 > 設計應用 > 基于原型驗證系統(tǒng)的高清視頻編解碼樣例設計

基于原型驗證系統(tǒng)的高清視頻編解碼樣例設計

作者: 時間:2012-08-08 來源:網絡 收藏

標簽:

本文引用地址:http://m.butianyuan.cn/article/165089.htm

日前,北京亞科鴻禹電子有限公司發(fā)布一套其最新研發(fā)的“VeriTiger-DH2000T” 的應用。將采集,H.264數據壓縮,H.264數據解壓縮,1080P/60Hz顯示等模塊,集成至一塊FPGA芯片內。結合亞科鴻禹自己研發(fā)的“Prototype Wizard”調試助手,極大地簡化了SOC中的邏輯分割;模塊劃分;高速率大吞吐量的數據傳輸帶來的設計復雜度。

數字視頻編和視頻處理樣例,是ARM公司的標準ARM11處理器,外接標準500Mega 高清sensor采集卡,SAAIF視頻處理芯片,H.264編IP,高清視頻輸出IP。實現實時的1080P/30Hz 的高清數據采集,壓縮,傳輸,顯示處理。亞科鴻禹能夠提供一整套此設計的演示方案。

1_副本.jpg

圖一:高清視頻壓縮/解壓縮顯示方案結構圖

隨著IC制造工藝的進一步提升,高密度,高集成度的多媒體處理芯片層出不窮。我們研究分析了目前的市場上的大多數多媒體處理芯片,一般都是采用雙核Cortex A8(甚至4核)+ 多2D /3D GPU+ 1080P VP8+VoIP+ATSC-T/MH的解決方案,這樣一來,為在芯片設計的階段帶來了極大的挑戰(zhàn)。眾所周知目前市場上的解決方案,一般都是集成多顆FPGA,多顆FPGA之間采用模塊分割的方法來解決單顆驗證容量過低的問題。這樣一來,模塊劃分和邏輯調試會為設計引入極大地挑戰(zhàn)。因此,一款單顆高容量的原型驗證就變的非常迫切。亞科鴻禹公司從2010年開始就投入大量設計資源,開發(fā)了針對Xilinx公司的XC7V2000T的解決方案VeriTiger-DH2000T。

VeriTiger-DH2000T的原型驗證系統(tǒng)是基于目前單顆ASIC容量最高的FPGA芯片(XC7V2000T)的原型驗證方案,可提供4Million 的ASIC設計資源。同時,板上集成PCI-eX8 接口,SATA接口,QSFP光口模塊,大量的SMA接口,以利于用戶實現高速串行數據應用方案。同時,整合的高性能,低抖動時鐘解決方案可提供20Mhz~200Mhz的輸入全局時鐘,HSPI接口的可擴展IO為用戶提供1320個通用IO,546個片間互聯(lián)IO可以滿足您邏輯擴展的需求。板載千兆以太網方案,為您實現高速PC互聯(lián)提供可用資源。

2_副本.jpg

圖二:VeriTiger-DH2000T系統(tǒng)結構圖

PrototypeWizard 軟件,是2012年亞科鴻禹推出的原型驗證調試工具。通過USB接口與計算機互聯(lián),可以為用戶實現:下載配置;HYBUS總線調試;IO自測試功能;串行端口調試功能;時鐘管理;電源管理;SD卡配置管理;板級溫度檢測的功能。

3_副本.jpg

圖三: PrototypeWizard界面結構。

亞科鴻禹電子有限公司,通過10年的SOC/IC設計行業(yè)的服務經驗,可以為您提供整套的基于FPGA的SOC/IC 設計服務方案,為您減少產品上市時間,降低驗證風險提供有力的幫助。

關于“VeriTiger-DH2000T”和“數字高清視頻編解碼和視頻處理樣例系統(tǒng)”詳細解決方案,請聯(lián)系亞科鴻禹駐當地銷售和客戶支持部門。



評論


相關推薦

技術專區(qū)

關閉