新聞中心

EEPW首頁 > 消費電子 > 設(shè)計應(yīng)用 > 全集成設(shè)計環(huán)境下的視頻處理系統(tǒng)開發(fā)

全集成設(shè)計環(huán)境下的視頻處理系統(tǒng)開發(fā)

作者: 時間:2010-11-23 來源:網(wǎng)絡(luò) 收藏

本文引用地址:http://m.butianyuan.cn/article/166334.htm

  嵌入式

  系統(tǒng)一般需要有一個控制器。該器通常用于與主機系統(tǒng)通信,建立處理操作,計算系數(shù),且一般作為低速率數(shù)據(jù)處理器運行。VSK 具有輸入與輸出源的標準,與 System Generator 硬件聯(lián)合仿真能力相配合,可讓您通過實時視頻流快速測試和調(diào)試系統(tǒng)。

  在該 MPEG-4 演示中,嵌入式 MicroBlaze 處理器用作總體系統(tǒng)級控制器,處理以下功能,如用戶接口,從 Compact Flash 卡中讀取壓縮位流,將位流發(fā)送到 MPEG-4 解碼器核,和監(jiān)視所有系統(tǒng)狀態(tài)標志等。

  通過Xilinx System Generator for DSP,可大大簡化 MicroBlaze 處理器整合到框架中的流程。您可以結(jié)合使用 Xilinx System Generator 與嵌入式套件 (EDK) 軟件工具,去實現(xiàn)和仿真具有一個處理器和 FPGA 視頻處理器功能、對實況視頻流進行操作的系統(tǒng)。System Generator 自動生成軟件驅(qū)動程序來支持用于向 System Generator 的數(shù)據(jù)讀寫。 兩種方法學(xué)目前均支持一個 MicroBlaze 控制器:

  System Generator 設(shè)計導(dǎo)出到 EDK 系統(tǒng)。當在 pcore(處理器核)導(dǎo)出模式下使用時,內(nèi)存映射塊和所有其他塊被封裝到一個 pcore 外設(shè)中。內(nèi)存映射接口的軟件驅(qū)動程序及文檔也被生成并隨該外設(shè)一起提供。

  EDK 項目導(dǎo)入到 System Generator 設(shè)計中,以便進行硬件聯(lián)合仿真。當在 EDK 導(dǎo)入模式下使用時,通過運行 EDK 導(dǎo)入向?qū)⒁粋€ EDK 文件導(dǎo)入到 System Generator 中。當導(dǎo)入向?qū)瓿珊?,?EDK 系統(tǒng)象一個黑盒子的被拉入 System Generator 設(shè)計中。在導(dǎo)入過程中,EDK 系統(tǒng)通過快速單工鏈路 (FSL) 接口進行擴展,該接口用于與內(nèi)存映射進行通信。

  硬件聯(lián)合仿真

  觀看最后輸出視頻是所有視頻系統(tǒng)一項重要的質(zhì)量測量指標。VSK 具有的輸入與輸出源視頻標準,與 System Generator 硬件聯(lián)合仿真能力相配合,可讓您通過實時視頻流快速測試和調(diào)試系統(tǒng)。

  System Generator 提供了硬件聯(lián)合仿真接口,可以將 System Generator 圖編譯為 FPGA 位流,并將該位流與一個新的運行時硬件聯(lián)合仿真塊相關(guān)聯(lián)。當在 Simulink 中仿真該設(shè)計時,編譯部分的結(jié)果將通過硬件而非軟件來計算。

  System Generator 提供了高速硬件聯(lián)合仿真接口,允許Simulink 矢量或矩陣信號在單個事務(wù)中向 FPGA 硬件讀出或?qū)懭?。通過使用這些接口,您可以極大地減少仿真過程中 PC/硬件交易的數(shù)量,進一步加快仿真速度,超出傳統(tǒng)硬件聯(lián)合仿真所能達到的速度。利用以太網(wǎng)技術(shù)的普及和先進性,該接口提供給外部 FPGA 器件一種便捷和高帶寬的聯(lián)合仿真方法。

  VSK 支持兩種以太網(wǎng)聯(lián)合仿真模式:

  基于網(wǎng)絡(luò)的以太網(wǎng)硬件聯(lián)合仿真接口提供了通過 IPv4 網(wǎng)絡(luò)基礎(chǔ)設(shè)施到 FPGA 平臺的聯(lián)合仿真接入。由于 IPv4 網(wǎng)絡(luò)分布廣泛,因此該接口提供了一種直接與連接到有線或無線網(wǎng)絡(luò)的遠程硬件進行通信的方式。該接口特別適用于在遠處的 FPGA 平臺(如跨局或跨國),或多個設(shè)計者必須共享一個板的情況?;诰W(wǎng)絡(luò)的以太網(wǎng)接口支持工作在 10/100 Mbps 半/全雙工模式。

  點對點以太網(wǎng)硬件聯(lián)合仿真提供了一種通過原始以太網(wǎng)連接進行的聯(lián)合仿真接口。原始以太網(wǎng)連接指第 2 層(數(shù)據(jù)鏈路層)以太網(wǎng)連接,位于一個支持的 FPGA 板和一個 PC 主機之間,沿途沒有路由網(wǎng)絡(luò)設(shè)備。點對點以太網(wǎng)接口支持工作在 10/100/1000 Mbps 半/全雙工模式。只要底層連接支持,還可支持在千兆位以太網(wǎng)連接的巨大框架。

  VSK 包括軟件、硬件、相機、電纜和一份詳細的用戶指南及參考設(shè)計。它包括一套限制版的 System Generator for DSP、ISE? 軟件,和嵌入式設(shè)計套件 (EDK) FPGA 設(shè)計工具,以及一個賽靈思 ML402-SX35 開發(fā)板,視頻 I/O 子卡 (VIODC),CMOS 圖像傳感器相機,電源和電纜。

  結(jié)論

  憑借這一完整且易用的解決方案,視頻基本套件是一個理想硬件平臺來評估賽靈思 FPGA成為廣泛的視頻與成像應(yīng)用領(lǐng)域。通過完全 Xilinx System Generator for DSP 軟件并擁有其支持,VSK 可以充分利用新的高速以太網(wǎng)硬件聯(lián)合仿真能力,實現(xiàn)編解碼器、IP 和視頻算法的實時系統(tǒng)、開發(fā)和驗證。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉