新聞中心

EEPW首頁 > 消費電子 > 設計應用 > 基于SoC的音頻IP模塊設計

基于SoC的音頻IP模塊設計

作者: 時間:2009-12-03 來源:網(wǎng)絡 收藏

2
,完成APB總線協(xié)議到IIS協(xié)議的轉(zhuǎn)換,實現(xiàn)的輸出,并根據(jù)任務要求,設置各種寄存器和中斷輸出。音頻輸出(APB_IIS)示意框圖,如圖4所示。

本文引用地址:http://m.butianyuan.cn/article/166847.htm

APB_IIS模塊由以下5個模塊組成:APB接口模塊,APB接口模塊主要是遵守AMBA協(xié)議,完成讀寫數(shù)據(jù)的譯碼。符合APB協(xié)議完成寄存器讀寫,實現(xiàn)寄存器register_t的配置,狀態(tài)讀寫。
寄存器模塊(register_t),完成各種功能寄存器的設置。register_t模塊,包含配置寄存器模塊(tx_config),屏蔽寄存器(tx_intmask),狀態(tài)寄存器(tx_instate),頻率配置寄存器模塊(tx_frequency),F(xiàn)IFO寫數(shù)據(jù)地址(fifo_data)。
FIFO模塊(fifo_t),的功能是從一個高速時鐘域到低速時鐘域數(shù)據(jù)的緩沖,并產(chǎn)生標志信號,用于中斷產(chǎn)生。
IIS接口模塊(i2s_t),i2s_t模塊遵守IIS協(xié)議,并完成數(shù)據(jù)的輸出。
本模塊符合以下功能要求:
(1)傳輸音頻(Transmitter)模塊;
(2)主模式,由時鐘由外部提供(12 M);
(3)支持時序兩種模式音頻輸出;
(4)分頻器實現(xiàn)8/11/12/16/22.059/24./32/44.11/48(kHz)頻率數(shù)據(jù)傳輸;
(5)內(nèi)部記數(shù)器完成16音頻數(shù)據(jù)的記數(shù);
(6)數(shù)據(jù)的并串轉(zhuǎn)換。
中斷模塊(interrupt_generate),中斷信號是通過FIFO模塊的標志信號和屏蔽寄存器(tx_intmask)信號產(chǎn)生中斷信號給系統(tǒng)的中斷控制器。


3 仿真結果
圖5為APB接口邏輯讀寫時序和IIS輸出時序的局部波形仿真。時序仿真證明符合規(guī)范和功能要求。

4 結束語
文中根據(jù)協(xié)議和實際需求一個APB轉(zhuǎn)IIS的模塊,具體描述了協(xié)議,功能規(guī)范,完成RTL代碼描述和功能驗證,得出正確可移植的音頻模塊。由于模塊是有各個分立的模塊單元組成,所以再根據(jù)實際需求修改模塊是非常容易的。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉