新聞中心

EEPW首頁 > 嵌入式系統 > 業(yè)界動態(tài) > Xilinx與生態(tài)伙伴啟動All Programmable抽象化計劃

Xilinx與生態(tài)伙伴啟動All Programmable抽象化計劃

作者: 時間:2013-09-26 來源:IC設計與制造 收藏

  All Programmable FPGA、SoC和3D IC的全球領先供應商賽靈思公司(, Inc. (NASDAQ:XLNX))今天宣布啟動All Programmable抽象化計劃,幫助硬件設計人員提高生產力并力助系統及軟件開發(fā)人員直接利用All Programmable FPGA、SoC和3D IC。賽靈思及其生態(tài)系統聯盟成員,包括MathWorks公司、美國國家儀器公司(NI)現在即可支持一個軟件、模型、平臺和基于IP設計環(huán)境的整合。上述這些環(huán)境不僅支持C、C++、SystemC等高級圖形化和文本化編程語言,而且很快即將支持OpenCL?語言(Open Computing Language,開放計算語言 ),利用高級自動化技術可將這些語言轉化為優(yōu)化的實現方案。實踐證明,上述這些軟件及系統級抽象化補足了以硬件為中心的IP集成和C語言設計抽象化,與采用傳統RTL流程相比可將復雜FPGA和SoC的開發(fā)速度提升高達15倍。

本文引用地址:http://m.butianyuan.cn/article/170324.htm

  賽靈思公司設計方法市場高級總監(jiān)Tom Feist指出:“通過擴展設計人員能選擇的抽象化數量和類型,我們不僅能提高現有硬件客戶的生產力,更能幫助大量系統和軟件工程師直接運用All Programmable FPGA、SoC和3D IC進行編程。”

  賽靈思及其生態(tài)系統聯盟成員,包括MathWorks公司、美國國家儀器公司(NI)現在即可支持一個軟件、模型、平臺和基于IP設計環(huán)境的整合。上述這些環(huán)境不僅支持C、C++、SystemC等高級圖形化和文本化編程語言,而且很快即將支持OpenCL?語言(Open Computing Language,開放計算語言 ),利用高級自動化技術可將這些語言轉化為優(yōu)化的實現方案。

  加速硬件設計

  為了在All Programmable器件中加速創(chuàng)建高度集成的復雜設計,賽靈思推出了Vivado? IP集成器(IPI)。Vivado IPI結合采用Vivado HLS (Vivado高層次綜合技術),可加速客戶IP核、賽靈思LogiCORE?和SmartCORE? IP核、第三方IP核、賽靈思系統生成器(System Generator)生成的MathWorks Simulink? 設計,以及C/C++和System C綜合的IP核的集成。

  Gainspeed公司軟件與FPGA產品總監(jiān)Ties Bos指出:“結合利用Vivado IPI和HLS為我們開發(fā)新一代有線基礎設施產品發(fā)揮了重要作用。新一代有線基礎設施產品能通過基于軟件的全IP架構支持新業(yè)務的快速開發(fā)。上述抽象化的整合能幫助我們用C++語言開發(fā)算法并快速集成所得的IP,相對于采用RTL方法而言,開發(fā)成本可降低達15倍之多。”

  Vivado IPI采用ARM? AXI互聯和IP封裝的IP-XACT元數據等業(yè)界標準,能提供智能、結構組裝正確并與賽靈思 All Programmable解決方案協同優(yōu)化的設計方案。針對Zynq?-7000 All Programmable SoC設計,嵌入式設計團隊現在能夠更快速地識別、重用并集成軟/硬件IP,滿足雙核ARM處理系統和高性能FPGA結構的要求。

  加速系統級設計

  系統工程師希望通過C/C++/SystemC、OpenCL、MathWorks MATLAB?與Simulink以及NI 等抽象化來為軟/硬件行為建模,滿足今天更智能化系統的需求。賽靈思及其聯盟計劃成員生態(tài)系統幫助設計團隊直接采取算法實現,而無需擔心實現細節(jié)問題。

  MathWorks隨R2013b版本發(fā)布了新的Zynq-7000 All Programmable SoC器件工作流程指南。根據本工作流程指南,軟件開發(fā)人員和硬件設計工程師可在MATLAB和Simulink中創(chuàng)建算法并為其建模,將設計進行軟/硬件分區(qū),以及讓模型自動針對賽靈思目標設計平臺,實現模型的集成、調試和測試。這種新功能建立在MathWorks豐富的專用工具箱庫和穩(wěn)健可靠的嵌入式軟硬件代碼生成技術基礎之上,能幫助用戶驗證和優(yōu)化系統性能,讓更廣泛的開發(fā)人群充分利用業(yè)界首款All Programmable SoC的優(yōu)勢。

  嵌入式系統設計人員用和NI可重配置I/O(RIO)硬件來抽象出傳統RTL設計的復雜性,避免花大量時間為部署目標去構建操作系統、驅動程序和中間件。美國國家儀器公司(NI)針對嵌入式設計創(chuàng)建了基于平臺的方法。該方法提供有現成的可重配置硬件和直觀易用的圖形編程功能。只需單擊,NI 2013開發(fā)環(huán)境就能編譯、調試和部署專門為NI目標上的處理器或可編程邏輯編寫的應用。這種開發(fā)環(huán)境目前可支持多款賽靈思All Programmable器件。NI的包含60多款可部署目標的平臺選用了賽靈思All Programmable SoC和FPGA作為其RIO計算核心。

  賽靈思與一些早期客戶協作,還在開發(fā)一種全新的系統級異構并行編程環(huán)境,該環(huán)境能夠支持軟件編程、系統驗證、調試以及自動實現C/C++和OpenCL。這種基于Eclipse?的全新綜合環(huán)境能夠提供特定市場的庫,從而大幅提高設計生產力。該最新流程旨在幫助系統架構師、軟件應用開發(fā)人員以及要求并行架構的嵌入式設計人員提高系統性能,降低系統材料清單(BOM)成本和整體功耗,而且其簡便易用性和開發(fā)時間與ASSP、DSP和GPU旗鼓相當。

  加速軟件設計

  賽靈思All Programmable抽象化還可加速Zynq-7000 All Programmable SoC和MicroBlaze?處理器的軟件開發(fā)。賽靈思開發(fā)了能仿真系統軟硬件接口的Quick Emulator(QEMU)開源虛擬機。較早進行軟件開發(fā)不僅可提高設計生產力,而且還能確保持續(xù)軟硬件集成驗證。

  此外,賽靈思還攜手Cadence公司推出了專門針對賽靈思Zynq-7000 All Programmable SoC的虛擬系統平臺,從而支持軟/硬件同步開發(fā),這樣不僅大幅降低了開發(fā)成本,而且還顯著縮短了產品上市時間。借助虛擬化環(huán)境和賽靈思軟件開發(fā)工具套件(SDK),設計團隊能將系統開發(fā)時間縮短數月。



關鍵詞: Xilinx LabVIEW

評論


相關推薦

技術專區(qū)

關閉