UPD78F0411 系統(tǒng)時(shí)鐘振蕩器
UPD78F0411 系統(tǒng)時(shí)鐘振蕩器
1.1 X1 振蕩器
X1 振蕩器采用晶體振蕩器或陶瓷振蕩器(2 ~ 10MHz),連接到X1 和X2 引腳。
同樣可以輸入外部時(shí)鐘。EXCLK 引腳輸入時(shí)鐘信號(hào)。
圖5-10 為X1 振蕩器的外部電路示例。
1.2 XT1 振蕩器
XT1 振蕩器采用晶體振蕩器(標(biāo)準(zhǔn)值為:32.768 kHz),連接到XT1 和XT2 引腳。
圖5-11 為XT1 振蕩器的外部電路示例。
注意事項(xiàng)1. 在使用X1 振蕩器和XT1 振蕩器時(shí),圖5-10 和圖5-11 中被虛線包圍的部分的配線應(yīng)按照如下配線方法配線,以防止連接線電容產(chǎn)生不利影響。
•連接線越短越好。
•連接線不應(yīng)與其他信號(hào)線交叉。流經(jīng)的電流變化較大的信號(hào)線不要在振蕩器周圍布線。
•要保持振蕩器電容器的接地點(diǎn)電壓與VSS相同。不要將電容的地信號(hào)接入大電流地。
•不要從振蕩器獲取信號(hào)。
注意XT1 振蕩器被設(shè)計(jì)成低振幅電路,以降低功耗。
圖5-12 為不正確的振蕩器連接示例
備注 在使用副系統(tǒng)時(shí)鐘時(shí),分別用XT1 和XT2 代替X1 和X2。串聯(lián)電阻也串在XT2 這邊。
備注在使用副系統(tǒng)時(shí)鐘時(shí),分別用XT1 和XT2 代替X1 和X2。串聯(lián)電阻也插在XT2 這邊。
注意事項(xiàng) 2. 當(dāng)X2 和XT1 并行連接時(shí),X2 的串?dāng)_噪音會(huì)疊加到XT1,從而產(chǎn)生錯(cuò)誤。
1.3 不使用副系統(tǒng)時(shí)鐘
為了降低功耗,如果無(wú)需使用副系統(tǒng)時(shí)鐘,或者不使用副系統(tǒng)時(shí)鐘作為I/O 端口,則可以設(shè)置XT1 和XT2 引腳為I/O 模式(OSCSELS = 0),并通過(guò)一個(gè)電阻獨(dú)立連接到VDD 或VSS。
備注 OSCSELS:時(shí)鐘操作模式選擇寄存器的第4 位(OSCCTL)
1.4 內(nèi)部高速振蕩器
78K0/LC3 產(chǎn)品中包含內(nèi)部高速振蕩器??梢酝ㄟ^(guò)內(nèi)部振蕩模式寄存器(RCM)控制振蕩。復(fù)位釋放后,內(nèi)部高速振蕩器自動(dòng)開(kāi)始振蕩(8 MHz (TYP.))。
1.5 內(nèi)部低速振蕩器
78K0/LC3 產(chǎn)品中包含內(nèi)部低速振蕩器。
內(nèi)部低速振蕩時(shí)鐘只作為看門狗定時(shí)器、8 位定時(shí)器H1 和LCD 控制器/驅(qū)動(dòng)器的時(shí)鐘使用。內(nèi)部低速振蕩時(shí)鐘不能用作CPU 時(shí)鐘。
可以通過(guò)選項(xiàng)字節(jié)選擇內(nèi)部低速振蕩器“可由軟件停止”或“不能停止”。如果設(shè)置“可由軟件停止”,則可由內(nèi)部振蕩模式寄存器(RCM)控制振蕩。
復(fù)位釋放后,內(nèi)部低速振蕩器自動(dòng)產(chǎn)生振蕩,同時(shí)如果使用選項(xiàng)字節(jié)允許看門狗定時(shí)器操作,則可以驅(qū)動(dòng)看門狗定時(shí)器(240 kHz (TYP.))。
1.6 預(yù)分頻器
當(dāng)CPU 使用主系統(tǒng)時(shí)鐘時(shí),通過(guò)分頻主系統(tǒng)時(shí)鐘,預(yù)分頻器可以產(chǎn)生多種時(shí)鐘。
評(píng)論