基于AD9851信號發(fā)生器的設(shè)計(jì)
2 系統(tǒng)硬件設(shè)計(jì)
2.1 設(shè)計(jì)方案
本設(shè)計(jì)方案采用AD9851芯片的并行數(shù)據(jù)模式,系統(tǒng)框圖如圖2所示。系統(tǒng)包含單片機(jī)電路、AD9851芯片、低通濾波器電路、功率放大電路以及信號輸出電路共5部分。其中單片機(jī)電路部分選用通用的51系列單片機(jī)AT89S52,外部晶振頻率為12 MHz。低通濾波器電路選用無源濾波器來進(jìn)行設(shè)計(jì),由于本設(shè)計(jì)最高輸出頻率為30 MHz,所以低通濾波器的截止頻率在40 MHz左右?;鶞?zhǔn)時(shí)鐘采用貼片封裝30.000 0 MHz有源晶振,為AD9851芯片提供高穩(wěn)定度,高精確度的信號源。本文引用地址:http://m.butianyuan.cn/article/171641.htm
2.2 低通濾波器電路的設(shè)計(jì)
低通濾波器電路采用2階LC橢圓低通濾波器,能有效抑制DDS的輸出雜散。電路如圖3所示。
2.3 功率放大電路的設(shè)計(jì)
功率放大電路采用AD828寬頻帶運(yùn)放芯片。AD628內(nèi)部集成兩個(gè)運(yùn)算放大器,供電方式有雙電源供電和單電源供電兩種,特別適合于高頻信號的變換與傳輸。本設(shè)計(jì)中為了提高信號峰峰值的輸出幅度,芯片電源采用雙電源正負(fù)10 V直流電源。這樣可以保證在10 MHz的帶寬內(nèi)得到一個(gè)相對較高的電壓幅度。
3 系統(tǒng)軟件設(shè)計(jì)
3.1 AD9851的復(fù)位工作時(shí)序
AD9851的復(fù)位時(shí)序如圖4所示。從時(shí)序可以看出,AD9851芯片復(fù)位的條件是在RESET引腳出現(xiàn)一個(gè)高電平,并持續(xù)時(shí)間至少為trs。根據(jù)手冊提供的時(shí)間參數(shù),可知道trs最短時(shí)間是5個(gè)系統(tǒng)時(shí)鐘,沒有時(shí)間上限。由于系統(tǒng)電路中,單片機(jī)的晶振采用12 MHz。執(zhí)行一條指令所需要的時(shí)間是1μs,為了保證復(fù)位時(shí)序的可靠性,采用復(fù)位的時(shí)間為10ms。
評論