一種夾層電阻結構及其應用
如圖5所示,通過把兩個相同大小的JFET管串聯(lián),可以適應更大的電壓變化范圍,此時,可以讓Vin在2Vp和2Vb之間變化時(即2Vp
根據(jù)上述原理進行類推,當串聯(lián)JFET管的個數(shù)為N(N為自然數(shù))時(見圖6),它允許的工作電壓范圍就是N×Vp~N×Vb,而且當N×Vp
3 振蕩器的設計
3.1 振蕩器的原理
利用該夾層電阻的特性,下面開始設計一款振蕩器。該振蕩器的設計要求為:工作電壓范圍為3~25 V,振蕩器功耗越低越好,最好在微安級,且希望當電壓在9~25 V之間變化時,振蕩器的輸出頻率是恒定的。
在該振蕩器中,由該夾層電阻(等效為P溝道JFET管)來提供恒流源,用于芯片內(nèi)部振蕩器的電容充放電電流。由于振蕩器的振蕩頻率主要取決于電容充放電的電流大小,因此一旦電流恒定,則振蕩頻率就不變。電路要求的電壓最高為25 V,根據(jù)前面的分析,單個器件的耐壓會不夠,因此采用雙器件串聯(lián)結構,理論耐壓應該可以接近30 V.電路設計如圖7.
圖7是振蕩器的簡單原理示意圖,實際線路在此基礎上還會增加一些輔助線路。在圖7中,Vosc用于控制電容的充放電狀態(tài),JFET管提供恒定電流源IR對電容C進行充電,Vx則輸出到后級的電壓比較器。電路工作的時候,一開始Vosc為低電平,此時PMOS管打開,基準電流IR開始給電容C進行充電,電容C上的電壓Vx逐漸上升,一旦Vx達到門限電平Vt,則比較器就翻轉,從而使Vosc也發(fā)生翻轉變?yōu)楦唠娖?,這時,PMOS管關斷,NMOS管打開,由于NMOS管放電能力較強,電容C上的電壓瞬間就被放到GND,此時Vosc又翻轉變?yōu)榈碗娖剑琋MOS管關斷,PMOS管開始充電。就這樣,通過保持充電電流的恒定,使得振蕩器的振蕩頻率也始終保持恒定。
3.2 振蕩器的實現(xiàn)和優(yōu)化
在電路的實際實現(xiàn)中,采用了0.8 μm的高壓工藝。經(jīng)過對出片電路的實際測試,發(fā)現(xiàn)隨著電壓升高,振蕩器頻率逐漸變快,當電壓超過10 V后,頻率開始維持不變,一直到電壓接近30 V,頻率始終不變。也就是說當電壓在10~30 V之間變化時,振蕩器頻率恒定,振蕩器的工作電流在整個電壓變化范圍內(nèi)不超過3 μA.
顯然,頻率穩(wěn)定的最低電壓為10 V,高于設計要求的9 V.從前面夾層電阻的原理分析部分可以知道,為了降低頻率穩(wěn)定的最低電壓,可以采用兩種思路:一種是降低夾層電阻的夾斷電壓Vp;另一種是采用單個夾層電阻來實現(xiàn)恒定電流。第一種思路,夾斷電壓Vp主要取決于JFET溝道區(qū)的P型注入濃度,以及P型注入、N阱、N+這幾個的結深,結深一般不好調(diào)節(jié),而濃度也較難控制,因此實施有困難,而且最低電壓為2×Vp,實施效果也很有限。第二種思路,主要是要提高夾層電阻的擊穿電壓Vb.根據(jù)對該夾層電阻的縱向結構分析可以知道,該夾層電阻的擊穿首先發(fā)生在低濃度的P型注入?yún)^(qū)和上層的N+之間,也即擊穿電壓Vb就是N+和P型溝道區(qū)的擊穿電壓。
因此,嘗試在低濃度的P型溝道區(qū)域上層N+的下方,用一個低濃度的N型區(qū)來外包N+,如圖8.
該低濃度N型區(qū)用工藝中現(xiàn)成的高壓N注入(即NHV)來實現(xiàn),以此來提高夾層電阻的耐壓。
3.3 優(yōu)化改進結果
電路改進設計后,經(jīng)過試驗驗證,采用此種優(yōu)化結構后,振蕩器可以工作在3~30 V的工作范圍,而且當電壓大于5.5 V以后,振蕩器的輸出頻率就不再變化,也即當電壓在5.5~30 V之間變化時,振蕩器頻率恒定,同時振蕩器最大工作電流約為2.5 μA.至此,該振蕩器的各項指標全部達到了設計要求。
4 結束語
夾層電阻是一種比較特殊的電阻。在低電壓工作場合,夾層電阻一般都被當做高阻值的電阻來使用。但是在高電壓工作場合,或者是寬范圍工作電壓的場合,此時夾層電阻就相當于是一個JFET管,利用該特性,在很多設計中,特別是模擬電路的設計中,可以把電路設計得更精巧或者實現(xiàn)更低的功耗。
電阻相關文章:電阻的作用居然有這么多,你造嗎
光敏電阻相關文章:光敏電阻工作原理
評論