新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 驅(qū)動(dòng)集成電路功率級(jí)中瞬態(tài)問題的處理

驅(qū)動(dòng)集成電路功率級(jí)中瞬態(tài)問題的處理

作者: 時(shí)間:2013-05-14 來源:網(wǎng)絡(luò) 收藏

改善耦合

3a、提高自舉電容(Cb)值,至少使用一個(gè)低ESR電容,減小由于VS負(fù)

過沖而產(chǎn)生的過充電。

3b、在VCC和COM間使用第二個(gè)低ESR電容,這個(gè)電容為低端輸出緩沖

電路和自舉電路再充電推供電源,

建議該值至少是Cb的十倍。

3c、盡量將去耦電容靠近相應(yīng)的管腳,如圖7。

3d、如果需要在自舉 二極管中串聯(lián)電阻,要確保VB不會(huì)降到COM以下,

特別是在啟動(dòng)時(shí)和極端頻率和占空比下。

適當(dāng)?shù)睦蒙鲜鐾扑]方法,可以從根本最小化VS負(fù)過沖的影響,如果負(fù)過沖水平仍然很高,就應(yīng)考慮減小dv/dt了。

也許可以用外部吸收電路或增加?xùn)艠O電阻來折衰效率和開關(guān)速率。如果系統(tǒng)不能允許,應(yīng)適當(dāng)考慮快速反并聯(lián)嵌位二極管,HEXFRED是理想的選擇。

8.提升VS負(fù)過沖免疫力

在最壞條件下,如果主要信號(hào)在確定的極限值內(nèi),就不再需要采取措施。然而,在噪聲非常大的環(huán)境中,采用上面措施,VS負(fù)過沖仍然超過,就需要進(jìn)一步提高IC的容錯(cuò)能力。我們推薦兩種不同方法來改善負(fù)過沖免疫力。

方法A:

在VS腳到橋電路中點(diǎn)串聯(lián)電阻,限制當(dāng)負(fù)過沖時(shí)流入VS腳的電流。當(dāng)電阻為或更低時(shí)是可以的。

既然自舉電容充電經(jīng)過此電阻,如圖8,如果此電阻值過大,可能在啟動(dòng)時(shí)引起直通發(fā)生。如果有柵極電阻,柵極電阻應(yīng)減小,以保證高端和低端柵極電阻相等。

方法B:

另外一個(gè)方法是:在COM和低端器件源極或發(fā)射極加入一個(gè)電阻,如圖9,而自舉電容充電不經(jīng)過此電阻,這種方法較靈活,可選擇較大的電阻并提供很好的保護(hù)。

這個(gè)電阻可限制流入600V二極管D2的電流(圖3),同樣,的對(duì)稱性要求高低端柵極電阻相等,所以低端柵極電阻應(yīng)適應(yīng)減小以滿足要求。

注意:

nbsp;

當(dāng)使用的驅(qū)動(dòng)IC沒有分開的邏輯地時(shí),例如有些IC的輸入和輸出共享一個(gè)地COM,上述討論的兩種方法都可以應(yīng)用,然而應(yīng)注意并確保輸入邏輯在允許電平內(nèi)。

9.附錄1 : IR2110寄生二極管結(jié)構(gòu)

圖10是IR2110的寄生二極管結(jié)構(gòu)圖,這基本體現(xiàn)了絕對(duì)最大額定值表。IR2110有獨(dú)立邏輯地和輸出地,在某些驅(qū)動(dòng)IC中,由于管腳的限制,這兩個(gè)地合并為一個(gè)。

接地電阻相關(guān)文章:接地電阻測(cè)試方法


電子管相關(guān)文章:電子管原理



上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉