新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > CN0188-用于負(fù)高壓軌的隔離式低端電流監(jiān)控器

CN0188-用于負(fù)高壓軌的隔離式低端電流監(jiān)控器

作者: 時(shí)間:2011-08-18 來(lái)源:網(wǎng)絡(luò) 收藏

AD7171的基準(zhǔn)電壓由精密帶隙基準(zhǔn)電壓源ADR381提供。ADR381的初始精度為±0.24%,典型溫度系數(shù)為5 ppm/°C。

雖然AD7171 VDD和REFIN(+)都可以采用3.3 V電源,但使用獨(dú)立的基準(zhǔn)電壓源可提供更高的精度。電壓下限為3 V,因此必須使用2.5 V基準(zhǔn)電壓,以便提供充足的裕量。

AD7171 ADC的輸入電壓在ADC的輸出端轉(zhuǎn)換為偏移二進(jìn)制碼。ADuM5402為DOUT數(shù)據(jù)輸出、SCLK輸入和PDRST輸入提供。

經(jīng)過(guò)隔離電路之后,代碼在PC中利用SDP硬件板和LabVIEW軟件進(jìn)行處理。

圖2中的曲線圖顯示,受測(cè)試的電路在整個(gè)輸入電壓范圍(0 mV至50 mV)實(shí)現(xiàn)了0.3%的誤差。另外還比較了LabVIEW記錄的ADC輸出代碼與基于理想系統(tǒng)而計(jì)算的理想代碼。
QQ截圖未命名2.jpg
圖2. 輸出和誤差與分流電壓的關(guān)系圖

為了計(jì)算這個(gè)理想代碼,必須就系統(tǒng)性能做出幾項(xiàng)假設(shè)。首先,運(yùn)算放大器級(jí)必須準(zhǔn)確地將輸入信號(hào)放大49.7倍。根據(jù)電阻容差(1%)不同,最差情況下此值的變化幅度為2%。其次,假設(shè)吸電阻(R5)與ADC輸入電阻(R7)完全相同。本電路中,這些電阻的容差為1%。由于它們具有相同值,因此匹配精度可能優(yōu)于1%。也可以使用容差更低的電阻,這將提高電路的精度和成本。

PCB上還安裝了其它幾項(xiàng)元件,它們對(duì)于電路的功能或性能并不重要,但為了確保用戶和硬件的安全必須使用。例如,如果Q1擊穿或短路,ADC、SDP板和用戶PC都可能受到較大負(fù)電壓的破壞。安全元件包括無(wú)源元件R6和D2,保護(hù)AD7171,以及四通道數(shù)字隔離器ADuM5402,保護(hù)SDP板上的電路和用戶PC。

PCB布局布線考慮

在任何注重精度的電路中,必須仔細(xì)考慮電路板上的電源和接地回路布局。PCB應(yīng)盡可能隔離數(shù)字部分和模擬部分。本PCB采用四層板堆疊而成,具有較大面積的接地層和電源層多邊形。有關(guān)布局布線和接地的詳細(xì)論述,請(qǐng)參考教程 MT-031 ;有關(guān)去耦技術(shù)的信息,請(qǐng)參考教程 MT-101 Tutorial 。

AD7171和ADuM5402的電源應(yīng)當(dāng)用10 μF和0.1 μF電容去耦,以適當(dāng)?shù)匾种圃肼暡p小紋波。這些電容應(yīng)盡可能靠近相應(yīng)器件,0.1 μF電容應(yīng)具有低ESR值。對(duì)于所有高頻去耦,建議使用陶瓷電容。

應(yīng)仔細(xì)考慮ADuM5402原邊和副邊之間的隔離間隙。EVAL-CN0188-SDPZ電路板通過(guò)拉回頂層上的多邊形或器件,并將其與ADuM5402上的引腳對(duì)齊來(lái)使該距離最大。

電源走線應(yīng)盡可能寬,以提供低阻抗路徑,并減小電源線路上的毛刺效應(yīng)。時(shí)鐘和其它快速開關(guān)的數(shù)字信號(hào)應(yīng)通過(guò)數(shù)字地將其與電路板上的其它器件屏蔽開。

基爾霍夫電流相關(guān)文章:基爾霍夫電流定律


隔離器相關(guān)文章:隔離器原理

上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉