新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 基于AD9898的UHF波段頻率合成器設(shè)計

基于AD9898的UHF波段頻率合成器設(shè)計

作者: 時間:2010-09-15 來源:網(wǎng)絡(luò) 收藏

控制AD9858主要使用C8051F020的特殊功能寄存器SFR、FIASH和外部存儲器接口EMIF。其中SFR提供對CIP-51的資源和外設(shè)的控制以及CIP -51與這些資源和外設(shè)之間的數(shù)據(jù)交換;FLASH是C8052F020的內(nèi)部存儲器,可通過JTAG接口對其編程;外部存儲器接口EMIF則御用訪問片外存儲器。配置EMIF的流程如下:
(1)將EMIF選到低端口(P3,P2,Pl,P0)或高端口(P7,P6,P5,P4);
(2)選擇復(fù)用或非復(fù)用方式;
(3)選擇存儲器模式(只用片內(nèi),只用片外;不帶塊選擇分片、帶塊選擇分片等);
(4)設(shè)置與片外存儲器的時序;
(5)選擇相關(guān)端口的輸出方式(寄存器PnMDOUT和P740UT)。
2.2 AD9858的基本原理和性能
DDS是查找表的數(shù)字發(fā)生器。DDS器件工作時,其控制字K在每一個時鐘周期內(nèi),其余相位累加器累加一次,而得到的相位值
(O~2π)在每一個時鐘周期內(nèi)則以二進制碼的形式去尋址正弦查詢表ROM,并將相位信息轉(zhuǎn)變成相應(yīng)的數(shù)字化正弦幅度值,ROM輸出的數(shù)字化波
形經(jīng)數(shù)模轉(zhuǎn)換器(DAC)后,用于實現(xiàn)數(shù)字化信號到模擬信號的轉(zhuǎn)變,最后,DAC輸出的階梯序列波再通過低通濾波器(LPF)平滑后,就可得到一個純凈的正弦信號。
AD9858的10位數(shù)模轉(zhuǎn)換器可以工作到lGsps,并能夠產(chǎn)生高達450MHz的階變模擬輸出正弦波,同時具有快速調(diào)頻和細微的頻率分辨率(32位頻率分辨率)。AD9858內(nèi)部有集成的電荷泵(CP)和相位檢測器(PFD),可以將高速DDS和鎖相環(huán)(PLL結(jié)合使用)在片內(nèi)模擬混頻,也可以使DDS、PLL和混頻器結(jié)合使用。
AD9858有單音和掃頻兩種工作模式。在單音模式下。AD9858可產(chǎn)生由內(nèi)部寄存器FTW控制的單頻輸出信號。輸出頻率與系統(tǒng)時鐘的關(guān)系可由如下公式確定:
4c.JPG
對于AD9858,N=32??梢娖漕l率可以通過改變FTW任意改變,也可以通過外部引腳來選擇提前設(shè)定在4個存儲在寄存器上的頻率值來實現(xiàn)
快速跳頻。
而在掃頻模式下,用戶需要通過頻率控制字(FTW)、頻率轉(zhuǎn)換控制字(DFTW)、頻率斜率控制字(DFRRW)來設(shè)定頻率的掃頻初始值、頻率步
進值和頻率步進時間,從而實現(xiàn)掃頻。
DDS時需要仔細考慮輸入和輸出的頻段:當(dāng)輸出頻率靠近fc/n(其中n=3,4,5,6,7;fc為DDS的時鐘頻率)時,差頻信號產(chǎn)生的雜散離輸出頻率很近,以至于無法使用濾波器器濾除,這種窄帶雜散經(jīng)過倍頻還會繼續(xù)惡化,嚴重惡化雜散性能,所以,時不能使用DDS輸出頻段靠近和跨越fc/n的頻點(其中n=3,4,5,6,7)。本系統(tǒng)中DDS的輸入頻率為1GHz。因此輸出頻段為50~100 MHz。這樣,輸出頻道附近就不會出現(xiàn)大的雜散。
2.3 PLL模塊
PLL模塊包括ADF4113和輸出帶寬為1~2 GHz壓控振蕩器。ADF4113的內(nèi)部結(jié)構(gòu)如圖3所示,它由低噪聲數(shù)字鑒相器、高精度電荷泵、可編程參考分頻器(R分頻器)、可編程A,B計數(shù)器以及雙模分頻器P/P+1組成。其中6位A計數(shù)器、13位B計數(shù)器與雙模分頻器共同組成了N分頻器,分頻比為N=BP+A。數(shù)字鑒相器用來對R計數(shù)器和N計數(shù)器的輸出相位進行比較,然后輸出一個與二者相位誤差成正比的誤差電壓。該電壓經(jīng)外部濾波器濾波后可控制外接VCO,從而構(gòu)成一個完整的頻率。其輸出頻率為:
4d.JPG
其中,fREFIN為參考頻率。

本文引用地址:http://m.butianyuan.cn/article/180492.htm

4e.JPG



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉