新聞中心

EEPW首頁 > 電源與新能源 > 業(yè)界動態(tài) > Actel為ProASIC Plus和Axcelerator器件推出新型的UTOPIA IP內核

Actel為ProASIC Plus和Axcelerator器件推出新型的UTOPIA IP內核

作者:電子設計應用 時間:2003-05-06 來源:電子設計應用 收藏
公司宣布新增已推出三款優(yōu)化的系統(tǒng)級知識產權((IP))構件,最適合可與該公司的可重編程、以Flash為基礎的ProASIC Plus和高速、以反熔絲為基礎的Axcelerator現場可編程門陣列(FPGAs)共同使同用。經新的UTOPIA CoreU1LL、CoreU1PHY和CoreU2PHY DirectCore經由公司的開發(fā)、驗證和支持,特為新型UTOPIA 內核U1LL、內核U1PHY和內核U2PHY——名為DirectCores將異步傳輸模式(ATM)通信系統(tǒng)開發(fā)商而設,以開發(fā)商所的下新一代ATM局域網(LAN)和基于SONET/SDH設備的ATM系統(tǒng),以及虛擬專用網(VPN)、幀延遲主干和住宅寬帶網。

公司IP解決方案高級總監(jiān)Yankin Tanurhan稱說:“今日,許多ATM系統(tǒng)設計人員都都在采用Actel的低成本ProASIC Plus和高速Axcelerator FPGAs,因為它們這些器件提供了最高的設計保密性,并協(xié)助系統(tǒng)開發(fā)商迅速進入市場。FPGAs與新型UTOPIA IP內核的的結合,讓通信設計人員可實時存取低成本構件,以實現明確來完成定義的標準功能,還同時對應用中的某部分器件進行獨特的定制又?!?/P>

新的Actel 公司FPGA s的新IP內核

CoreU1LL內核U1LL鏈路層(主)界面和CoreU1PHY內核U1PHY物理層(從)界面符合ATM論壇關于UTOPIA Level 1的技術規(guī)范定(2.01版),并支持25 MHz的8位運行,25 MHz。兩者均包括獨立的傳送/接收時鐘和界面管腳,可單獨使用或組成完整的UTOPIA收發(fā)器。CoreU1LL 內核U1LL和CoreU1PHY的占用空間比Actel的最小的器件ProASIC Plus和Axcelerator器件少10%,能騰出更多,FPGA空間進行還多重CoreU1內核或附加用戶邏輯。

CoreU2PHY內核U2PHY符合ATM論壇關于UTOPIA Level 2的技術規(guī)范定(1.0版),并支持50MHz的16位運行。與CoreU1LL內核U1Ll和CoreU1PHY內核U1PHY一樣,CoreU2PHY內核U2PHY也包括了包括獨立的傳送/接收時鐘和界面管腳。此另外,Core內核U2PHY可在單PHY模式支持一個MPHY地址,或在多重PHY模式支持多達32個MPHY地址。

供貨

所有內核現已以網上訂購單和RTL格式供貨,客戶也可直接向Actel訂購。該公司還提供免費的評估版本。每款內核的資料也可從Actel網站下載數據:http://www.actel.com/products/ip/comm.html。



關鍵詞: Actel

評論


相關推薦

技術專區(qū)

關閉