新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 基于FPGA和DDS技術(shù)的正弦信號發(fā)生器設(shè)計

基于FPGA和DDS技術(shù)的正弦信號發(fā)生器設(shè)計

作者: 時間:2010-07-13 來源:網(wǎng)絡(luò) 收藏


3 實驗數(shù)據(jù)測試
由鍵盤輸入的是二進(jìn)制頻率控制字,通過數(shù)碼管可以顯示出十進(jìn)制的頻率和相位,將信號發(fā)生器的輸出端和雙通道數(shù)字示波器接好,任意幾個頻率為1 kHz~10 MHz之間的信號測試結(jié)果如表1所示。

本文引用地址:http://m.butianyuan.cn/article/187877.htm



4 結(jié)語
本系統(tǒng)設(shè)計時,相位字是在編程時就固定的,輸出正弦信號的頻率變化是由頻率字變化引起的,而頻率字的預(yù)置是通過鍵盤輸入的,因此能夠得到頻率變化的正弦信號,這樣的信號源能夠很好地滿足需要變頻信號的情況,因此,實用性較強(qiáng)。通過理論計算和實際測量相比較可以看出,基于技術(shù)實現(xiàn)輸出正弦信號頻率范圍較寬、分辨率高、幅度和頻率的精度較高。另外,本系統(tǒng)還很容易擴(kuò)展,不需要對硬件電路進(jìn)行較大的修改,只需要修改相應(yīng)的程序便可實現(xiàn)相應(yīng)的功能,比如產(chǎn)生PSK,ASK信號等。但是它也有局限性,主要表現(xiàn)在輸出雜散大,這是由于采用全數(shù)字結(jié)構(gòu),不可避免地引入雜散,主要來源有三個:相位累加器相位舍位誤差造成的雜散;幅度量化誤差造成的雜散和DAC非線性造成的雜散。


上一頁 1 2 3 下一頁

關(guān)鍵詞: FPGA DDS 正弦信號發(fā)生器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉