0.5um CMOS新型電流反饋放大器的分析與設(shè)計
電容Cz 和電阻Rz 串聯(lián)可進行電路的補償。其補償原理如圖3 所示。由上圖列 出節(jié)點方程并解方程,如果1 gm2 R1, R2,兩個極點離的較遠,最后解出零點為:
由(10)可以看出,當(dāng)RZ = 1/gm2 ,零點消去,提高了電路的穩(wěn)定性。如果RZ 稍大于1/gm2 ,則零點從S 平面的右半平面移到左半平面,也可提高電路的穩(wěn)定性。
由于在微電子工藝中電阻或者電容過大會占用很大的面積,故圖3 中的電阻RZ 用M15-M16 來實現(xiàn),M19 起到電容的作用。靜態(tài)時,M15,M16 中無電流.根據(jù)小 信號等效電路,可求得漏源端的等效電阻為RZ = 1/gm,這里gm 為M15-M16 的跨 導(dǎo),因此,當(dāng)M15-M16 的跨導(dǎo)設(shè)計合理時可以起到電阻RZ 的作用。另外MOS 管M17-M18 也起到和M15-M16 相同的作用,M19 和M17-M18 對電路進行補償。
4.原理分析與仿真
4.1 開環(huán)仿真結(jié)果
在圖 1 中,M9、M10 構(gòu)成運放第二增益級,其小信號增益為:
在PSPICE 下利用BSM3 0.5um CMOS 工藝參數(shù),負載電容CL=20pF,得到該電路的差模 開環(huán)增益為84.2dB,單位增益帶寬為676MHz,相位裕度為60°, 顯然電路滿足穩(wěn)定性要求。 而文獻中的單位增益帶寬分別為1MHZ、2.2MHZ,文獻中的CFOA 單位增益帶 寬為79.5MHZ,可看出電路單位增益帶寬有極大的提高。
4.2 閉環(huán)特性分析與仿真
本文所設(shè)計的 CFOA 電路的交流小信號等效電路如圖4。第一級是輸入級,采用CCⅡ-。 第二級采用傳統(tǒng)的兩級運算放大器。
對圖 4 小信號等效電路進行分析,CT 和RZ 是內(nèi)部電容電阻;RF 是反饋電阻。則:閉環(huán)電壓增益的近似函數(shù)式為:
得閉環(huán)-3dB帶寬為:
式(9)和式(10)表明,對于CFOA,其閉環(huán)帶寬可用反饋電阻Rf 調(diào)節(jié),閉環(huán)增益則可用 R1 進行控制,實現(xiàn)增益與帶寬的獨立控制。
用 PSPICE 分析其反向閉環(huán)特性,當(dāng)固定R f =100K, R1分別取1K、10K、100K時,反 相閉環(huán)增益分別為40dB、20dB、 0dB,同相閉環(huán)增益與此類似。說明電路設(shè)計合理,體 現(xiàn)了CFOA 增益設(shè)置關(guān)系不大的帶寬。
5 結(jié)論
本文的低壓低功耗 CFOA,它在只需1V 電源電壓情況下,僅產(chǎn)生0.7mW 功耗,84.2dB 的開環(huán)增益,62°的相位裕度,高達138dB 的共模抑制比, -0.85V~0.97V 的輸出電壓范圍。 由于電源電壓只有1V,使得功耗較小,這對便攜式設(shè)備和需要較小電壓的場合的利用極為 有利。本文作者創(chuàng)新點:利用MOS 管實現(xiàn)串聯(lián)電阻以消除補償電容帶來的低頻零點,通過高 輸出阻抗鏡像電流鏡增大了電路的增益,并用共源共柵電流源為電路提供偏置電流以減小電 源電壓的變化對偏置電流影響。本文的參數(shù)以及與文獻的比較如下表中所示。
評論