新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 高速數(shù)模轉(zhuǎn)換器TQ6124的原理與應(yīng)用

高速數(shù)模轉(zhuǎn)換器TQ6124的原理與應(yīng)用

作者: 時(shí)間:2009-09-11 來(lái)源:網(wǎng)絡(luò) 收藏

4應(yīng)用說(shuō)明
雖然使用簡(jiǎn)單,對(duì)外部條件的要求也并不苛刻,而且調(diào)試方便。但在具體設(shè)計(jì)電路時(shí),尤其 是在印刷電路板的布局布線(xiàn)上,一定要注意遵循一定的設(shè)計(jì)規(guī)則,否則其干擾可能會(huì)很大,嚴(yán)重時(shí)會(huì)導(dǎo)致輸出的模擬信號(hào)質(zhì)量很差,且信噪比很低。因此,使用時(shí)應(yīng)注意以下幾個(gè)方面問(wèn)題:

本文引用地址:http://m.butianyuan.cn/article/188653.htm


  (1)電源的去耦:一般在設(shè)計(jì)該電路時(shí),模擬電源、數(shù)字電源、時(shí)鐘電源都要采用0.01μF的電容來(lái)對(duì)各自的地進(jìn)行旁路去耦。去耦電容應(yīng)盡量靠近芯片電源的輸入端,最好采用表面貼裝元件以減小引線(xiàn)帶來(lái)的干擾,且電容和芯片應(yīng)在同一層面上,以減少寄生的電感和電容。
  (2)地的處理:模擬地、數(shù)字地和時(shí)鐘地應(yīng)分別連接,這樣有助于消除數(shù)據(jù)和時(shí)鐘間的干擾,并應(yīng)使用具有完整而獨(dú)立的地平面的多層電路板,以保證高速信號(hào)的完整性。各地平面之間的阻抗應(yīng)盡可能小,兩兩之間的交流和直流壓差應(yīng)低于0.3V。模擬地、時(shí)鐘地都應(yīng)與數(shù)字地在電源輸入端單點(diǎn)連接,通??刹捎么胖檫B接或直接連接,以避免各地之間的干擾。
 ?。?)高速信號(hào)的端接:在高速數(shù)字系統(tǒng)中,傳輸線(xiàn)上阻抗不匹配會(huì)引起信號(hào)反射。減小和消除反射的方法是根據(jù)傳輸線(xiàn)的特性阻抗在其發(fā)送端或接收端進(jìn)行終端阻抗匹配,從而使源反射系數(shù)或負(fù)載反射系數(shù)接近于零。因此輸入的高速ECL時(shí)鐘和高速ECL數(shù)字信號(hào)在輸入芯片前一定要進(jìn)行端接,以減小反射。
 ?。?)散熱處理:由于芯片的功耗較大,因此在設(shè)計(jì)電路時(shí)一定要加上散熱片,以保證芯片能夠正常工作。
 ?。?)高速數(shù)字信號(hào)線(xiàn)和時(shí)鐘線(xiàn)應(yīng)盡量遠(yuǎn)離模擬信號(hào)線(xiàn),數(shù)字信號(hào)線(xiàn)的周?chē)鷳?yīng)布數(shù)字地,同樣模擬信號(hào)線(xiàn)周?chē)鷳?yīng)布模擬地,時(shí)鐘周?chē)紩r(shí)鐘地,以此來(lái)避免各信號(hào)間的干擾。
  (6)所有的信號(hào)線(xiàn)都應(yīng)盡可能短,如果信號(hào)線(xiàn)太長(zhǎng),則線(xiàn)間的串?dāng)_就可能會(huì)較大。
  此外,在芯片的應(yīng)用過(guò)程中,還需特別注意的
是:由于芯片鎖存數(shù)據(jù)是在時(shí)鐘的下降沿進(jìn)行的,其時(shí)鐘與數(shù)據(jù)的時(shí)序關(guān)系如圖4所示,因此,為了保證數(shù)據(jù)的正確性,數(shù)據(jù)的變化最好在時(shí)鐘上升沿完成,以確保芯片在采樣數(shù)據(jù)時(shí)有足夠的建立時(shí)間。



上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉