新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 一種用于高速ADC的采樣保持電路的設(shè)計(jì)

一種用于高速ADC的采樣保持電路的設(shè)計(jì)

作者: 時(shí)間:2009-05-14 來源:網(wǎng)絡(luò) 收藏
表中的建立時(shí)間t是以達(dá)到0.05%精度的建立時(shí)間進(jìn)行計(jì)算的。將OTA接成單位增益放大器,輸入幅值為1 V的差分階躍信號(hào),得到如圖5所示的瞬態(tài)響應(yīng)曲線。

本文引用地址:http://m.butianyuan.cn/article/188917.htm

在電路的輸入端加一個(gè)正弦波信號(hào)(Vpp為2 V,頻率為10 MHz),輸出端在保持相時(shí)能在4 ns內(nèi)穩(wěn)定到1 V,這滿足100 MHz采樣頻率的要求。

將該OTA應(yīng)用到圖3所示的中,輸入幅值為1 V的差分正弦信號(hào),輸出信號(hào)如圖6所示。由圖可知,保持值與輸入信號(hào)的采樣值之間的差值小于0.3 mV。對(duì)于10位精度的來說,采樣保持的誤差應(yīng)該小于 ,即0.488 mV。因此該可以應(yīng)用于10位中。

測(cè)量動(dòng)態(tài)特性最直接的方法是對(duì)其輸出做快速傅里葉變換(FFT)。無雜散動(dòng)態(tài)范圍(spurious freedynamic range,SFDR)是衡量動(dòng)態(tài)性能的一個(gè)重要的技術(shù)指標(biāo)。SFDR是指所能處理的最大和最小信號(hào)之比。它與輸入信號(hào)的幅度無關(guān),因此,用它表示的動(dòng)態(tài)性能更具有普遍意義。

圖7(a)和(b)分別是在采樣頻率為100 MHz下,對(duì)由輸入信號(hào)為5.1758 MHz和47.9492 MHz(約為奈奎斯特采樣頻率)的滿幅度正弦信號(hào)(Vpp=2 V)所得的輸出信號(hào)的FFT頻譜圖。


式中:fin是輸入頻率;fs是采樣頻率;Nwindow是記錄的正弦波的周期數(shù),它必須是一個(gè)質(zhì)數(shù)。測(cè)量FFT的頻譜圖可知當(dāng)輸入信號(hào)fin=5.175 8 MHz時(shí),SFDR為81 dB;當(dāng)輸入信號(hào)fin=47.949 2 MHz(約為奈奎斯特采樣頻率)時(shí),SFDR為80 dB。

4 結(jié)論

本文設(shè)計(jì)了一個(gè)可應(yīng)用于10位、100 MS/s流水線前端模塊的。采用增益提升技術(shù)使得采樣保持電路中的OTA達(dá)到100 dB的增益,并且GBW達(dá)到1 GHz,達(dá)到0.05%精度的建立時(shí)間小于4 ns。采用上述OTA的采樣保持電路在100 MHz采樣頻率下,當(dāng)輸入信號(hào)的頻率為5.175 8MHz時(shí),SFDR為81 dB。當(dāng)輸入信號(hào)的頻率為47.949 2 MHz(約為奈奎斯特采樣頻率)時(shí),SFDR為80 dB。與近期國內(nèi)外同類電路進(jìn)行比較,比較結(jié)果如表2所示。由表2可知,該采樣保持電路在性能上還是不錯(cuò)的。


上一頁 1 2 下一頁

關(guān)鍵詞: ADC 采樣保持電路

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉