新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 全數(shù)字跟蹤接收機(jī)的設(shè)計(jì)與實(shí)現(xiàn)

全數(shù)字跟蹤接收機(jī)的設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2013-10-18 來源:網(wǎng)絡(luò) 收藏

3 誤差信號(hào)提取模塊
誤差信號(hào)提模塊接收的AGC信號(hào),和視頻信號(hào)。首先將視頻信號(hào)解調(diào)成方位、俯仰誤差信號(hào),將誤差電壓補(bǔ)償后,再將AGC和角度誤差信號(hào)進(jìn)行編碼送給伺服系統(tǒng)。此外誤差信號(hào)提模塊還向饋源輸送一個(gè)時(shí)分開關(guān)信號(hào)。具體框圖如圖5所示。

本文引用地址:http://m.butianyuan.cn/article/189498.htm

h.JPG


時(shí)分解調(diào)部分是利用時(shí)分信號(hào)將視頻信號(hào)解調(diào)出方位誤差電壓和俯仰誤差電壓。兩路誤差信號(hào)再進(jìn)行相位補(bǔ)償,也就是抵消和差信號(hào)相位差或和差饋源中心波束不重合導(dǎo)致的相位誤差。最后在進(jìn)行進(jìn)行斜率調(diào)整,也就是靈敏度調(diào)整。系統(tǒng)將兩個(gè)補(bǔ)償值存在寄存器中,以便不同頻率目標(biāo)時(shí)調(diào)用。

4 硬件
包括中頻模塊、自動(dòng)模塊、電源保護(hù)、接口電路等。其中VGA采用AD8362,中頻低噪聲放大器采用AD6630、抗混疊濾波器采用.mini—circuits公司的LC型無源帶通濾波器,帶寬為12 MHz。ADC采用MAX15988、FPGA采用Xilinx公司的Spartan II并采用Verilog語言在ISE 13.0環(huán)境下編程。整個(gè)系統(tǒng)采用地址總線和數(shù)據(jù)總線相連,配有高低位的EEPROM、NVRAM和SRAM。電源保護(hù)電路采用MAX695。
系統(tǒng)的自動(dòng)跟蹤部分增加了模擬中頻接口,分別用ADC12062和MAX186將模擬視頻信號(hào)和模擬AGC信號(hào)直接接入自動(dòng)跟蹤模塊。輸出接口采用DB9接口RS-232和RS-422輸出。本文中的設(shè)計(jì)已經(jīng)成功的運(yùn)用在地面站的跟蹤系統(tǒng)中,并且性能穩(wěn)定。下圖為輸出到伺服系統(tǒng)的編碼信號(hào)。

i.JPG



5 結(jié)論
基于軟件無線電的全跟蹤設(shè)計(jì)采用FPGA為主要器件,了系統(tǒng)要求的功能,滿足了系統(tǒng)指標(biāo)。信號(hào)不存在溫漂、增益變化和直流電壓偏置,很少需要校準(zhǔn)。較模擬跟蹤接收機(jī)動(dòng)態(tài)范圍大,精度高,誤差小,而且結(jié)構(gòu)簡(jiǎn)單、體積小。采用FPGA設(shè)計(jì)較集成IC靈活性高,成本低。該跟蹤接收機(jī)適應(yīng)性強(qiáng),控制方便,用途非常廣泛。


上一頁 1 2 3 4 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉