新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 短波擴(kuò)頻猝發(fā)通信系統(tǒng)的DSP+FPGA實(shí)現(xiàn)方案

短波擴(kuò)頻猝發(fā)通信系統(tǒng)的DSP+FPGA實(shí)現(xiàn)方案

作者: 時(shí)間:2013-01-05 來(lái)源:網(wǎng)絡(luò) 收藏

引言

本文引用地址:http://m.butianyuan.cn/article/189709.htm

短波通信是一種能進(jìn)行遠(yuǎn)距離傳輸,而對(duì)電臺(tái)的要求相對(duì)較低的。短波具有的遠(yuǎn)距離通信能力和電臺(tái)具有的較高機(jī)動(dòng)性等特點(diǎn),使其在軍事通信領(lǐng)域中具有重要的應(yīng)用價(jià)值。然而,短波信道頻帶窄,傳播特性不穩(wěn)定,干擾嚴(yán)重,信號(hào)易被敵人截獲、測(cè)向和干擾。一種有效的抗干擾措施就是將擴(kuò)展頻譜通信技術(shù)及猝發(fā)通信技術(shù)應(yīng)用于短波通信中,進(jìn)行短波超快速擴(kuò)頻猝發(fā)通信。隨著現(xiàn)代通信技術(shù)的飛速發(fā)展,特別是擴(kuò)頻技術(shù)在第三代移動(dòng)通信中的成功應(yīng)用,為實(shí)現(xiàn)擴(kuò)通信和猝發(fā)擴(kuò)頻數(shù)據(jù)傳輸?shù)於思夹g(shù)基礎(chǔ)。超大規(guī)模集成電路和高速信號(hào)處理器高效的處理能力和處理速度也為實(shí)現(xiàn)短波猝發(fā)擴(kuò)頻數(shù)據(jù)傳輸提供了良好的硬件平臺(tái)。

本文首先給出了一種DS-QPSK猝發(fā)通信的系統(tǒng)方案,著重對(duì)其中的同捕獲技術(shù)進(jìn)行了研究,采用滑動(dòng)相關(guān)法來(lái)實(shí)現(xiàn)序列的同步,并運(yùn)用Matlab工具對(duì)其進(jìn)行了仿真。然后采用TMS320VC33、TMS320VC5509和ALTERA公司的Cyclone系列構(gòu)建了硬件平臺(tái),給出了+的混合硬件實(shí)現(xiàn)方案。

猝發(fā)方案

系統(tǒng)構(gòu)成

本系統(tǒng)采用了直接序列擴(kuò)頻技術(shù)來(lái)實(shí)現(xiàn)無(wú)線短波數(shù)據(jù)的發(fā)送和接收。具體實(shí)現(xiàn)是用32位的沃爾什序列對(duì)信息速率為2.4Kbps的數(shù)據(jù)進(jìn)行直接序列擴(kuò)頻。在接收端利用擴(kuò)頻碼的正交性對(duì)數(shù)據(jù)進(jìn)行相關(guān)解擴(kuò),恢復(fù)出原始信息,并且由于QPSK調(diào)制技術(shù)抗噪聲性能強(qiáng),頻譜利用率高,結(jié)構(gòu)簡(jiǎn)單,所以這里采用它作為數(shù)據(jù)調(diào)制方式。數(shù)據(jù)傳輸采用超快速猝發(fā)通信方式,即每次通信的時(shí)隙限定在100ms左右,發(fā)送時(shí)隙隨機(jī)分布,難以被捕獲和干擾。每個(gè)時(shí)隙的數(shù)據(jù)發(fā)送前要發(fā)送一段同步頭,用來(lái)完成擴(kuò)頻碼的識(shí)別、擴(kuò)頻碼的同步、幀同步和頻差估計(jì)等任務(wù),接收端根據(jù)同步頭獲得的信息對(duì)數(shù)據(jù)進(jìn)行解擴(kuò)恢復(fù)。為了改善性能,運(yùn)用RAKE接收技術(shù)來(lái)接收數(shù)據(jù),為了進(jìn)一步提高系統(tǒng)的抗干擾能力,還對(duì)信息進(jìn)行了1/2卷積編碼,接收端采用Viterbi譯碼。系統(tǒng)的基本框圖組成如圖1所示,分成發(fā)射和接收兩部分,分別完成數(shù)據(jù)的發(fā)送和接收功能。

系統(tǒng)的基本框圖組成

系統(tǒng)同步方案

對(duì)于擴(kuò)頻系統(tǒng),接收機(jī)要從接收信號(hào)中恢復(fù)發(fā)送的數(shù)據(jù)信息,必須對(duì)接收信號(hào)進(jìn)行解擴(kuò)。解擴(kuò)的實(shí)現(xiàn)依靠本地產(chǎn)生與發(fā)送端相同的擴(kuò)頻序列,并且要求與接收信號(hào)擴(kuò)頻序列同步,這是擴(kuò)頻系統(tǒng)中非常重要的環(huán)節(jié)。

擴(kuò)頻序列的同步分為捕獲和跟蹤兩個(gè)階段。捕獲階段完成擴(kuò)頻序列的粗同步,將收、發(fā)端擴(kuò)頻序列的相位差限制在一個(gè)碼片或更小的范圍內(nèi);跟蹤階段實(shí)現(xiàn)收、發(fā)端擴(kuò)頻序列的精確同步,讓本地參考信號(hào)精確跟蹤接收信號(hào)的相位變化。如何可靠的實(shí)現(xiàn)擴(kuò)頻序列的快速捕獲是影響系統(tǒng)性能的關(guān)鍵。常用的同步捕獲方法有滑動(dòng)相關(guān)法、同步頭法、跳頻同步法、發(fā)射參考信號(hào)法、匹配濾波器同步法等,而滑動(dòng)相關(guān)法是一種最簡(jiǎn)單、最實(shí)用的捕獲方法。本文采用的就是這種方法。確定信號(hào)捕獲和完成碼元同步,要求同時(shí)滿足以下三個(gè)準(zhǔn)則:①在連續(xù)4個(gè)接收碼元中至少有3個(gè)與預(yù)定同步碼的順序相吻合;②接收到的單音功率譜峰值高過(guò)門限;③各單音出現(xiàn)峰值間隔連續(xù)且次序正確。

在本系統(tǒng)中,由于采用的是猝發(fā)通信形式,時(shí)隙較短,僅為100ms左右,因此可以認(rèn)為信道短時(shí)平穩(wěn),發(fā)送數(shù)據(jù)的同步信息也可以一次確定,而且也可認(rèn)為多徑的每條路徑上的時(shí)延也基本是恒定,因此只需由前導(dǎo)序列一次確定相關(guān)同步信息。由于發(fā)送的前導(dǎo)序列是雙方約定好的正交碼序列集,接收端利用碼字的正交性,用本地序列與接收序列滑動(dòng)相關(guān),相關(guān)峰最大值所對(duì)應(yīng)的位置即為同步點(diǎn)。如表1所示為發(fā)送數(shù)據(jù)幀結(jié)構(gòu)。

發(fā)送數(shù)據(jù)幀結(jié)構(gòu)


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉