新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > Verilog HDL語言在FPGA/CPLD開發(fā)中的應用

Verilog HDL語言在FPGA/CPLD開發(fā)中的應用

作者: 時間:2012-10-08 來源:網(wǎng)絡 收藏

1 引言

本文引用地址:http://m.butianyuan.cn/article/189865.htm

近30年來,由于微電子學和計算機科學的迅速發(fā)展,給EDA(電子設計自動化)行業(yè)帶來了巨大的變化。特別是進入20世紀90年代后,電子系統(tǒng)已經(jīng)從電路板級系統(tǒng)集成發(fā)展成為包括ASIC、和嵌入系統(tǒng)的多種模式??梢哉fEDA產(chǎn)業(yè)已經(jīng)成為電子信息類產(chǎn)品的支柱產(chǎn)業(yè)。EDA之所以能蓬勃發(fā)展的關鍵因素之一就是采用了硬件描述語言()描述電路系統(tǒng)。就開發(fā)而言,比較流行的主要有 、VHDL、ABEL-HDL和 AHDL 等,其中VHDL和 HDL因適合標準化的發(fā)展方向而最終成為IEEE標準。但與VHDL相比, HDL有個最大的優(yōu)點:它是一種非常容易掌握的硬件描述語言,只要有C語言的編程基礎,一般經(jīng)過2~3個月的認真學習和實際操作就能掌握這種設計技術。并且完成同一功能Verilog HDL的程序條數(shù)一般僅為VHDL的1/3。而VHDL設計技術則不很直觀,需要有EDA編程基礎,通常需要有多余半年的專業(yè)培訓才能掌握這們技術。可見,用Verilog HDL語言有更高的優(yōu)越性。

2 設計實例

通常設計數(shù)字電路大都采用自頂向下將系統(tǒng)按功能逐層分割的層次化設計方法,這比傳統(tǒng)自下向上的EDA設計方法有更明顯的優(yōu)勢(當時的主要設計文件是電路圖)。因為由自頂向下的設計過程可以看出,從總體行為設計開始到最終邏輯綜合,形成網(wǎng)絡表為止。每一步都要進行仿真檢查,這樣有利于盡早發(fā)現(xiàn)系統(tǒng)設計中存在的問題,從而可以大大縮短系統(tǒng)硬件的設計周期。這也是HDL語言設計系統(tǒng)硬件的最突出的優(yōu)點之一。并且在頂層設計中,要對內(nèi)部各功能塊的連接關系和對外的接口關系進行描述。而功能塊實際的邏輯功能和具體的實現(xiàn)形式則由下一層模塊來描述。在系統(tǒng)的底層設計中,由于其對系統(tǒng)很強的行為描述能力,可以不必使系統(tǒng)層層細化,從而避開具體的器件結(jié)構(gòu),從邏輯行為上直接對模塊進行描述和設計,隨后EDA設計軟件或相應的第三方工具軟件中的綜合器將程序自動綜合成為具體/等目標芯片的網(wǎng)表文件,這種避開具體器件結(jié)構(gòu)的方式也是它的重要優(yōu)勢之一。

下面以序列檢測器的設計為例具體說明。

序列檢測器是時序數(shù)字電路中非常常見的設計之一。它的主要功能是:將一個指定的序列從數(shù)字碼流中識別出來。接下來就以設計“01101”這個序列的檢測器為例,說明Verilog HDL語言的具體應用。設X為數(shù)字碼流輸入,Z為檢出標記輸出,高電平表示“發(fā)現(xiàn)指定序列”,低電平表示“沒有發(fā)現(xiàn)指定的序列”。設輸入的碼流為“001101101111011111...”,則其序列檢測器的邏輯功能如表1所示。

在時鐘2~6中,碼流X里出現(xiàn)指定序列“01101”,對應輸出Z在第6個時鐘變?yōu)楦唠娖?ldquo;1”,表示發(fā)現(xiàn)指定序列“01101”,Z輸出“1”。同理在第9個時鐘對應輸出Z也為“1”。根據(jù)這個邏輯功能描述,我們可以分析得出狀態(tài)轉(zhuǎn)換圖(見圖1)。

其中狀態(tài)A~E表示5位序列“01101”按順序正確地出現(xiàn)在碼流中。因為輸入碼流X是隨機的,因此可能會有很多重疊的情況發(fā)生。這樣在轉(zhuǎn)換圖中相應的還要有狀態(tài)F和G。設初始狀態(tài)為IDLE,則有相應的Verilog HDL語言程序如下。

module seqdet(x,z,clk,rst);

input x,clk,rst;

output z;

reg[2:0] state;

wire z;

parameter IDLE=3'd0,

A=3'd1,

B=3'd2,

C=3'd3,

D=3'd4,

E=3'd5,

F=3'd6,

G=3'd7;

assign z=(state==D x==1)?1:0;

always@(posedge clk or negedge rst)

if(!rst)

begin

state=IDLE;

end

else

casex(state)

IDLE:if(x==0)

state=A;

else state=IDLE;

A:if(x==1)

state=B;

else state=A;

B:if(x==1)

state=C;

else state=F;

C:if(x==0)

state=D;

else state=G;

D:if(x==1)

state=E;

else state=A;

E:if(x==1)

state=C;

else state=A;

F:if(x==0)

state=A;

else state=B;

G:if(x==0)

state=F;

else state=G;

default: state=IDLE;

endcase

endmodule


上一頁 1 2 下一頁

關鍵詞: Verilog FPGA CPLD HDL

評論


相關推薦

技術專區(qū)

關閉